ADF4356/ADF5356 器件的相位校准和控制

简介

顾名思义,锁相环 (PLL) 使用鉴相器比较反馈信号与参考信号,将两个信号的相位锁定在一起。虽然这种特性有许多用武之地,但是PLL如今最常用于频率合成,通常充当上变频器/下变频器中的本振 (LO),或者充当高速模数转换器 (ADC) 或数模转换器 (DAC) 的时钟。

直到最近,我们很少注意这些电路中的相位行为。但随着对效率、带宽和性能的需求日益增长,RF 工程师必须推出新技术来提高频谱和功率效率。信号相位的重复性、可预测性和可调性在现代通信和仪器仪表应用中均起到日益重要的作用。

一切都是相对的

关于相位测量,如果不是相对于另一个信号或相对于原始相位则毫无意义。例如,使用矢量网络分析仪 (VNA) 对放大器之类的两端口网络进行相位测量,就是相对于输入相位 ANG(S21) 测量输出相位的。单输入相位指相对于入射相位 ANG(S11) 的反射相位。在 PLL 合成器上,相位测量指的是相对于输入参考相位的测量或信号间的相位测量。任何相位测量的理想状态就是测得与原始相位相比的精确期望值,但是非线性、非理想性、温差和电路板迹线以及其他制造差异都会使得相位在信号生成中更容易发生改变。对于本文而言,“同相”是指幅度和时序特性相同的信号;确定性相位是指信号之间的相移是已知和可预测的。

示波器测量相位

为了比较两个不同频率的相位,可以使用高速示波器比较输出相位与参考相位,这是一种相对直观的方法。为了直观可见,输入相位和输出相位通常必须是彼此的整数倍。这在许多时钟电路中相对比较常见。对于整数 N 分频 PLL,输入频率 (REFIN) 和输出频率 (RFOUT) 之间的关系通常是确定和可重复的。只需将示波器探头放在 REFIN 和 RFOUT 上,但注意仅捕获确定已建立相位时的信号。像 RTO1044 这样的高级示波器,只有在满足某些条件时才允许事件触发激活:比如将特定的数字模式写入 PLL 器件以及已知信号的上升沿出现时。鉴于数字模式的写入与最终信号稳定之间可能会有一些延迟,因此在这两个事件之间插入一些延迟至关重要,这种特定型号的仪器就可以实现这一功能。

图 1 的测量是为了确认 ADF4356 PLL 相对于已知参考信号(在这种情况下,另一个 ADF4356 设定相同的输出频率)的相位延迟在上电时是否恒定和可重复。为了正确设置仪器,将两个低速探头连接到 ADF4356 SPI 接口的 CLK 线路和 DATA 线路。若要将数字模式写入特定频率,则必须等待 1 秒钟,仪器才能捕获显示两个 PLL 输出的时域图。

1.jpg

图 1.整数 N 分频设置

对于此测量,两个 ADF4356 PLL 锁定在 4 GHz 的 VCO 频率并在 8 MHz 至 500 MHz 的范围内分频,其中一个 PLL 使用软件掉电功能反复开启和关闭。示波器采用无限持续模式进行 119 次采集,两个 PLL 之间的相位差恒定且可重复。为了确保相位差可重复,需遵循许多注意事项。相比较而言,低的 R 分频值比高的 R 分频值带来的不确定性较少,而且将来自 VCO 输出的分频反馈馈送到 N 计数器输入至关重要。鉴于 ADF4356 PLL 和 VCO 包含 1024 个不同的 VCO 频段,务必使用手动校准覆盖程序来消除此不确定性。

相位再同步定义

相位再同步是指小数 N 分频 PLL 在每个给定频率下返回相同相移的能力。也就是说,相位为 P1 的频率 A 在改为频率 B 后,当频率重新设定为回到 F1 时,观察到仍具有相同的原始相位 P1。该定义忽略了由 VCO 漂移、漏电流、温度变化等因素引起的变化。

再同步将复位脉冲发送到小数 N 分频Σ-Δ调制器,从而使其处于已知的可重复状态。在完成 VCO 频段选择和环路滤波器建立时间等频率建立机制之后,需要施加此复位脉冲。其值由寄存器 12 中的超时计数器控制。新近的 PLL 能够调整此复位脉冲的时序,实现了一定程度的输出信号可调性。此外,它还能以 360°/225 步进改变时序,比大多数仪器更轻松地完成测量。

2.jpg

图 2.进行小数 N 分频再同步,频率范围 4694 MHz 至 4002.5 MHz

对于本实验,两个 ADF4356 VCO 的频率均设定为 4002.5 MHz 且采用 8 分频。第二个 PLL 的 VCO 频率设定为 4694 MHz,然后设定为回到 4002.5 MHz。通过使用示波器检查 PLL 行为可以看出,在 1700 次频率变化后,PLL 每次都稳定在同一相位。

为了表征不同的相移特性,相位字设定为 4194304/225 (相当于 90°)。设定 90°、180°、270° 和 0° 的相应类似值,再次查看示波图(图 3)。

3.jpg

图 3.具有可变相移的相位再同步

相对于通道 1 上的原始信号,观察到四个间隔相等的信号,从而确认了具有可编程偏移的相位再同步的准确性。

该功能非常有用,意味着可以为每个用户频率创建相位值查找表,在每次使用时记录相位值。在需要组合四个同相 LO 频率的应用中,相位再同步和偏移功能用于调整输出相位,从而共同提供低 6 dB 的相位噪声。如果用作可调 LO (可能在信号分析仪的第一级上),再同步和相移功能允许用户在上电时执行一次性校准以确定每个 LO 的精确相位值。在用作 LO 时,可以根据需要按照每个 LO 设定相位值,从而无需在每个频率下执行校准。

4.jpg

图 4.需要精确控制 PLL 输出相位的相位关键型应用

对于像网络分析仪这样的相位关键型应用,该电路可以在上电时测量每个频率下的相位值,然后根据需要设定,因为 LO 会作用于整个目标范围。

测量相位、矢量信号和网络分析仪

矢量信号和网络分析仪也可用于表征相位行为,尽管其仅限用于比较器件的相位与其初始值。可以将 FSWP 等高级分析仪置于 FM 解调模式并选择相位输出。

这对于评估 ADF4356 PLL 上的相位再同步功能非常有用。下面的迹线(图 5)表示 ADF4356 相位在 5025 MHz 的输出频率下变化了 180°。

5.jpg

图 5.180°相移时的 FSUP FM 解调器输出

相位调整

相位调整功能可避免 Σ-Δ 调制器复位,只需为现有相位添加一个 0° 至 360° 之间的相位字即可。在不希望相位复位的应用中,这一操作非常有用。它可以用于动态调整相位字以补偿由于温度等影响而产生的相位差。

相位调整在 R0 每次更新(采用寄存器 3 的编程值)时为现有信号添加相位。它不包含相位再同步等复位脉冲。以下来自 FSWP 的测量结果表示的是原始信号增加 90°(图 6) 和 270°(图 7) 的情况。在这两种情况下,ADF4356 的输出频率在相位更改之前都设置为 5025 MHz。

6.jpg

图 6.90°变化

7.jpg

图 7.270°变化

整个温度范围内的行为

电感器的物理参数随温度而变化,其电特性也一样,表现为相位变化。为了减少这种相位变化,用户可以设定所需的相移以保持相同的相位。输出频率设定为 4 GHz 的两个 ADF4356 PLL,以相同相位放置在同一炉室中,密切跟踪彼此的相位(图 2),从而证明用户可以根据温度调整相位。

8.jpg

图 8.ADF4356 在整个温度范围内的相位漂移,测量时的 VCO 频率为 4 GHz。

5G

波束成形是实现5G网络架构的一种关键技术。这些网络中使用多个天线阵列元件,每个元件具有不同的相位和幅度,将天线能量直接传导到最终用户。对于该应用,相位重复性是关键。波束成形需要 LO 相位具有可重复性,并且如果该相位具有不确定性,则需要波束成形电路进行额外校准。

图 9 所示为相隔四分之一波长并由同相驱动的两个半波单元的方向图。天线辐射图几乎是全向的,观察不到波束成形。图 10 显示了由 90° 异相信号驱动的两个元件,得到的辐射图显示辐射图更加集中。随着元件阵列数量的增加,朝向最终用户的辐射图的准确度也有所提升,进一步提高了光谱效率。

9.jpg

图 9.无波束成形

10.jpg

图 10.波束成形

相位再同步功能确保消除了 LO 相位特性的不确定性。此外,还能够调整此相位,为用户提供了另一种方法来克服存在于电路中而波束成形器或基带电路难以调整的任何其他相位延迟。

结论

相位再同步将 ADF4356 以及类似的 PLL 器件置于已知相位,这样可以实现许多应用并大大简化校准程序。

ADI 技术视频more

LT3094: 在 1MHz 具 0.8μV<sub>RMS</sub> 噪声的负 LDO

LT3094: 在 1MHz 具 0.8μVRMS 噪声的负 LDO

LT3094 是一款高性能低压差负线性稳压器,其具有 ADI 的超低噪声和超高 PSRR 架构,适合为噪声敏感型应用供电。该器件可通过并联以增加输出电流和在 PCB 上散播热量。

观看此技术视频
LTM8002:高效率、超低 EMI 降压型电源 μModule

LTM8002:高效率、超低 EMI 降压型电源 μModule

LTM8002 是一款 40VIN、2.5A 降压型μModule® 稳压器。它内置了开关控制器、电源开关、电感器和所有的支持性组件。该器件支持 3.4V 至 40V 的输入电压范围,和 0.97V 至 18V 的输出电压。

观看此技术视频
具电源系统管理功能的超薄型 μModule 稳压器

具电源系统管理功能的超薄型 μModule 稳压器

LTM4686 是一款双通道 10A 或单通道 20A 超薄型降压 μModule 稳压器。该器件1.82mm 的高度使之可放置到非常靠近负载 (FPGA 或 ASIC) 的地方,从而共用一个散热器。其 PMBus 接口使用户能改变主要的电源参数。

观看此技术视频

电源管理杂志more

Journal of Power Management (2018 年 8 月刊) 英文版

Journal of Power Management (2018 年 8 月刊) 英文版

Journal of Power Management (2018 年 4 月刊) 英文版

Journal of Power Management (2018 年 4 月刊) 英文版

Journal of Power Management (2018 年 1 月刊) 英文版

Journal of Power Management (2018 年 1 月刊) 英文版

关闭ADI官方微信二维码