首页 > 应用 > EDA
[导读]由小间距QFN封装的器件引入的PCB走线扇出区域的串扰问题也随着传输速率的升高而越来越突出。对于8Gbps及以上的高速应用更应该注意避免此类问题,为高速数字传输链路提供更多裕量。本文针对PCB设计中由小间距QFN封装引入串扰的抑制方法进行了仿真分析,为此类设计提供参考。

一、引言

随着电路设计高速高密的发展趋势,QFN封装已经有0.5mm pitch甚至更小pitch的应用。由小间距QFN封装的器件引入的PCB走线扇出区域的串扰问题也随着传输速率的升高而越来越突出。对于8Gbps及以上的高速应用更应该注意避免此类问题,为高速数字传输链路提供更多裕量。本文针对PCB设计中由小间距QFN封装引入串扰的抑制方法进行了仿真分析,为此类设计提供参考。

二、问题分析

在PCB设计中,QFN封装的器件通常使用微带线从TOP或者BOTTOM层扇出。对于小间距的QFN封装,需要在扇出区域注意微带线之间的距离以及并行走线的长度。

图一是一个0.5 pitch QFN封装的尺寸标注图。

图二是一个使用0.5mm pitch QFN封装的典型的1.6mm板厚的6层板PCB设计:

差分线走线线宽/线距为:8/10,走线距离参考层7mil,板材为FR4.

从上述设计我们可以看出,在扇出区域差分对间间距和差分对内的线间距相当,会使差分对间的串扰增大。

图四是上述设计的差分模式的近端串扰和远端串扰的仿真结果,图中D1~D6是差分端口。

从仿真结果可以看出,即使在并行走线较短的情况下,差分端口D1对D2的近端串扰在5GHz超过了-40dB,在10GHz达到了-32dB,远端串扰在15GHz达到了-40dB.对于10Gbps及以上的应用而言,需要对此处的串扰进行优化,将串扰控制到-40dB以下。

三、优化方案分析

对于PCB设计来说,比较直接的优化方法是采用紧耦合的差分走线,增加差分对间的走线间距,并减小差分对之间的并行走线距离。

图五是针对上述设计使用紧耦合差分线进行串扰优化的一个实例:

图六是上述设计的差分模式的近端串扰和远端串扰的仿真结果:

从优化后的仿真结果可以看出,使用紧耦合并增加差分对之间的间距可以使差分对间的近端串扰在0~20G的频率范围内减小4.8~6.95dB.远端串扰在5G~20G的频率范围内减小约1.7~5.9dB.

除了在布线时拉开差分对之间的间距并减小并行距离之外,我们还可以调整差分线走线层和参考平面的距离来抑制串扰。距离参考层越近,越有利于抑制串扰。在采用紧耦合走线方式的基础上,我们将TOP层与其参考层之间的距离由7mil调整到4mil.

根据上述优化进行仿真,仿真结果如下图:

值得注意的是,当我们调整了走线与参考平面的距离之后,差分线的阻抗也随之发生变化,需要调整差分走线满足目标阻抗的要求。芯片的SMT焊盘距离参考平面距离变小之后阻抗也会变低,需要在SMT焊盘的参考平面上进行挖空处理来优化SMT焊盘的阻抗。具体挖空的尺寸需要根据叠层情况进行仿真来确定。

从仿真结果可以看出,调整走线与参考平面的距离后,使用紧耦合并增加差分对之间的间距可以使差分对间的近端串扰在0~20G的频率范围内减小8.8~12.3dB.远端串扰在0~20G范围内减小了2.8~9.3dB.

四、结论

通过仿真优化我们可以将由小间距QFN封装在PCB上引起的近端差分串扰减小8~12dB,远端串扰减小3~9dB,为高速数据传输通道提供更多裕量。本文涉及的串扰抑制方法可以在制定PCB布线规则和叠层时综合考虑,在PCB设计初期避免由小间距QFN封装带来的串扰风险。

换一批

延伸阅读

[EDA] “明导杯”第四届IPC中国PCB设计大赛落下帷幕

“明导杯”第四届IPC中国PCB设计大赛落下帷幕

12月7日在深圳会展中心举办的“国际电路板及电子组装华南展”上,“明导杯”第四届IPC PCB设计大赛落下帷幕。经过历时三个多月的初赛、复赛及现场答辩,来自中兴通讯股份有限公司的彭水飞摘得比赛的冠军桂冠,深圳市一博科技有限公司的肖勇超、杨洲......

关键字:明导杯 IPC PCB设计大赛

[EDA] Altium发布全新划时代PCB设计与数据管理技术

Altium发布全新划时代PCB设计与数据管理技术

继取得用户增长数量全新记录之后,全球创新电子设计解决方案供应商Altium针对其Altium Designer 17和Altium Vault 3.0发布全新划时代PCB设计与数据管理技术......

关键字:Altium PCB设计 数据管理技术

[EDA] 隔行不隔山 PCB系统设计软件让设计飞起来

隔行不隔山 PCB系统设计软件让设计飞起来

对系统开发展设计工程师而言,要能同时兼顾IC设计、封装与印刷电路板(PCB)系统层级的设计,相当困难,也需要花更多时间一一了解。这并不表示工程师能力不足,而是这三领域各有不同的专业知识--隔行如隔山--要能通盘了......

关键字:PCB设计 Mentor

[EDA] Altium发布企业数据管理解决方案全新功能

Altium发布企业数据管理解决方案全新功能

Altium有限公司近日宣布发布企业PCB设计数据管理解决方案——Altium Vault数据保险库的重要更新。此次更新包括提升设计数据自动化和管理能力的全新功能,另外,包括元器件管理、数据管理、项目协同以及基础架构管理在内的众多功能均有更......

关键字:Altium Vault 2.5 PCB设计 数据管理

[新鲜事] 高通不服被韩国政府罚款8.54亿美元,将提起上诉!

高通不服被韩国政府罚款8.54亿美元,将提起上诉!

北京时间12月29日晚间消息,针对韩国公平贸易委员会(以下简称“KFTC”)开出的8.54亿美元的巨额罚单,高通今日表示,将提起上诉,在法庭上据理力争。......

关键字:高通 韩国反垄断 上诉

[新鲜事] 川普高兴坏了!软银将在美投资500亿美元 创造5万就业岗位

川普高兴坏了!软银将在美投资500亿美元 创造5万就业岗位

在周二与软银总裁会晤之后,胜选总统川普发推称这家日本公司已经同意在美投资500亿美元并且创造5万个就业岗位。软银创始人和CEO孙正义与川普在后者的位于纽约市川普大厦的过渡期办公室进行了会晤。孙正在为这项投资建......

关键字:美国 特朗普 软银 孙正义

[新鲜事] 计算机技术重大突破:1nm晶体管诞生

计算机技术重大突破:1nm晶体管诞生

据外媒报道,今天,沉寂已久的计算技术界迎来了一个大新闻。劳伦斯伯克利国家实验室的一个团队打破了物理极限,将现有最精尖的晶体管制程从14nm缩减到了1nm。晶体管的制程大小一直是计算技术进步的硬指标。晶体管越小......

关键字:计算机 晶体管 芯片
条评论

我 要 评 论

网友评论

技术子站

更多

评  测

更多

推荐博客