当前位置:首页 > 工业控制 > 电子设计自动化
[导读]由小间距QFN封装的器件引入的PCB走线扇出区域的串扰问题也随着传输速率的升高而越来越突出。对于8Gbps及以上的高速应用更应该注意避免此类问题,为高速数字传输链路提供更多裕量。本文针对PCB设计中由小间距QFN封装引入串扰的抑制方法进行了仿真分析,为此类设计提供参考。

一、引言

随着电路设计高速高密的发展趋势,QFN封装已经有0.5mm pitch甚至更小pitch的应用。由小间距QFN封装的器件引入的PCB走线扇出区域的串扰问题也随着传输速率的升高而越来越突出。对于8Gbps及以上的高速应用更应该注意避免此类问题,为高速数字传输链路提供更多裕量。本文针对PCB设计中由小间距QFN封装引入串扰的抑制方法进行了仿真分析,为此类设计提供参考。

二、问题分析

在PCB设计中,QFN封装的器件通常使用微带线从TOP或者BOTTOM层扇出。对于小间距的QFN封装,需要在扇出区域注意微带线之间的距离以及并行走线的长度。

图一是一个0.5 pitch QFN封装的尺寸标注图。

图二是一个使用0.5mm pitch QFN封装的典型的1.6mm板厚的6层板PCB设计:

差分线走线线宽/线距为:8/10,走线距离参考层7mil,板材为FR4.

从上述设计我们可以看出,在扇出区域差分对间间距和差分对内的线间距相当,会使差分对间的串扰增大。

图四是上述设计的差分模式的近端串扰和远端串扰的仿真结果,图中D1~D6是差分端口。

从仿真结果可以看出,即使在并行走线较短的情况下,差分端口D1对D2的近端串扰在5GHz超过了-40dB,在10GHz达到了-32dB,远端串扰在15GHz达到了-40dB.对于10Gbps及以上的应用而言,需要对此处的串扰进行优化,将串扰控制到-40dB以下。

三、优化方案分析

对于PCB设计来说,比较直接的优化方法是采用紧耦合的差分走线,增加差分对间的走线间距,并减小差分对之间的并行走线距离。

图五是针对上述设计使用紧耦合差分线进行串扰优化的一个实例:

图六是上述设计的差分模式的近端串扰和远端串扰的仿真结果:

从优化后的仿真结果可以看出,使用紧耦合并增加差分对之间的间距可以使差分对间的近端串扰在0~20G的频率范围内减小4.8~6.95dB.远端串扰在5G~20G的频率范围内减小约1.7~5.9dB.

除了在布线时拉开差分对之间的间距并减小并行距离之外,我们还可以调整差分线走线层和参考平面的距离来抑制串扰。距离参考层越近,越有利于抑制串扰。在采用紧耦合走线方式的基础上,我们将TOP层与其参考层之间的距离由7mil调整到4mil.

根据上述优化进行仿真,仿真结果如下图:

值得注意的是,当我们调整了走线与参考平面的距离之后,差分线的阻抗也随之发生变化,需要调整差分走线满足目标阻抗的要求。芯片的SMT焊盘距离参考平面距离变小之后阻抗也会变低,需要在SMT焊盘的参考平面上进行挖空处理来优化SMT焊盘的阻抗。具体挖空的尺寸需要根据叠层情况进行仿真来确定。

从仿真结果可以看出,调整走线与参考平面的距离后,使用紧耦合并增加差分对之间的间距可以使差分对间的近端串扰在0~20G的频率范围内减小8.8~12.3dB.远端串扰在0~20G范围内减小了2.8~9.3dB.

四、结论

通过仿真优化我们可以将由小间距QFN封装在PCB上引起的近端差分串扰减小8~12dB,远端串扰减小3~9dB,为高速数据传输通道提供更多裕量。本文涉及的串扰抑制方法可以在制定PCB布线规则和叠层时综合考虑,在PCB设计初期避免由小间距QFN封装带来的串扰风险。

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

PCB可以说是电子世界的基石。在现代科技领域,印刷电路板(Printed Circuit Board,简称PCB)已经成为了电子产业的基础和核心。从家用电器到航空航天,从智能手机到计算机服务器,几乎所有的电子设备都离不开...

关键字: PCB pcb设计

就目前国际电子电路的发展现状和趋势而言,PCB的发展前景是十分广阔的,但是我们在设计过程中难免遇到一些错误,本文就将带你来看PCB的发展前景以及常见的几种错误,这些错误你会犯吗?在这些错误影响电路板的整体功能之前就认识它...

关键字: PCB技术 pcb设计

一般来讲,PCB在设计完成后,要检查以下11项工作

关键字: PCB pcb设计 pcb检查

做过PCB的朋友都知道,PCB在开展SMT贴片加工的时候,通常有3种方法:全手工、半自动、全自动。全手工就是刷钢网,置放电子元器件都是手工进行操作。半自动就是指手工刷钢网,置放电子元器件上自动贴片机。全自动就是指刷钢网和...

关键字: PCB pcb设计

设计过PCB的小伙伴都知道,我们在进行pcb设计的时候,需要根据不同的PCB板结构以及一些电子产品的需求来进行各种不同区域的设计,包括允许布局区域设计、禁止布局区域设计。允许布线区域设计等等。在allegro设计中,设置...

关键字: PCB pcb设计

我们再用oscard的时候,orcad输出网表出现“Duplicate Pin Name”的错误,应该怎么处理呢?

关键字: orcad duplicate pcb设计

logic的快捷键很多是系统设置好的,快捷键在每个菜单命令的后面都有显示,下面列举一些比较常用的命令快捷键:

关键字: PCB pcb设计 logic

在pcb设计过程中,有时候因为阻抗的变化,我们需要更改已经布好的走线,单根走线非常好更改,直接使用change命令修改线宽即可,对于差分信号,有线宽、线距,所以我们不能直接用change命令修改,要用到我们软件自带的自动...

关键字: allegro pcb设计

空洞带来的影响是比较大的,可靠性问题–散热问题–各种失效–客户投诉;你想解决空洞吗?

关键字: smt qfn lga

这里主要分析一下以下几个问题:布局问题,布线问题,生产工艺

关键字: ad显示板 pcb设计
关闭
关闭