当前位置:首页 > 单片机 > 单片机
[导读]CPU提供了一组用于SDRAM的信号:SDRAM时钟有效信号SCKE;SDRAM时钟信号SCLK0/SCLK1;数据掩码信号DQM0/DQM1/DQM2/DQM3;SDRAM片选信号nSCS0(它与nGCS6是同一引脚的两个功能);SDRAM行地址选通脉冲信号nSRAS;SDRAM列地



CPU提供了一组用于SDRAM的信号:

SDRAM时钟有效信号SCKE;

SDRAM时钟信号SCLK0/SCLK1;

数据掩码信号DQM0/DQM1/DQM2/DQM3;

SDRAM片选信号nSCS0(它与nGCS6是同一引脚的两个功能);

SDRAM行地址选通脉冲信号nSRAS;

SDRAM列地址选通脉冲信号nSCAS;

写允许信号nWE(它不是专用于SDRAM的).



SDRAM内部就是一个存储阵列,先确定一个行,然后确定一个列;

SDRAM一般有4个L-Bank.


可以想象SDRAM的访问可以分为下面4个步骤:

1)CPU发出片选信号nSCS0有限,它选中SDRAM芯片;

2)SDRAM选中4个L-Bank中的一个,需要两个地址线来选中,看图中使用ADDR24,ADDR25,ADDR26两两来选择;

3)对选中的芯片进行统一的行列寻址;

根据SDRAM芯片的列地址线数目设置CPU的相关寄存器后,CPU就会从32为的地址中自动的分出L-Bank选择信号,行地址信号,

列地址信号,然后先后发出行地址信号,列地址信号。L-Bank选择信号在发出行地址信号的同时发出,并维持到列地址信号的结束;

(BANK6以32位的宽度外接SDRAM,ADDR0,ADDR1恒为0,不参与译码);

4)找到存储单元后,被选中的芯片就要进行统一的数据传输了.

16位的SDRAM芯片并联为32位的位宽,与CPU的32位数据线DATA0---DATA31相连.


Bank6的起始地址为0x30000000, 64M的话地址范围就是0x30000000---0x33FFFFFF.


SDRAM Bank地址:BA0,BA1的接法:



SDRAM上的BA0 ,BA1为芯片本身的Bank地址;

两片加一起64M,位宽共32位,地址所以对应A[25 :24].


本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

为了发掘宇航市场的潜力,卫星运营商正通过提供增值服务,如超高分辨率成像、流媒体视频直播和星上人工智能,提升星上处理的能力以减少下行链路的需求。从2019年到2024年,高吞吐量载荷的市场需求预计增长12倍,带宽增加至26...

关键字: ddr4 sdram 宇航新时代

  本文根据网络视频采集的需要,将网络传输与视频采集相结合,设计了以S3C2440为核心的USB摄像头视频采集和嵌入式Linux系统下的视频服务器,从而实现了远程网络视频信息采集。   

关键字: s3c2440 视频采集 usb摄像头

         之前在提起自动化或是智能化时,人们会不自觉的想到工业生产,这是因为自动化这个字眼进入中国,确实是以工业

关键字: 嵌入式 Linux s3c2440 视频采集

  引言   随着科技的不断发展,以数据业务为主的固定宽带无线接入技术发展已经很成熟,而移动宽带无线通信技术还并没有得到广泛的应用。由于移动宽带无线接入系统需要解决带宽、移动性和覆盖范围

关键字: IPv6 s3c2440 x86 架构

  1 引言   人们生活水平的提高以及科技的进步,特别是计算机技术、网络技术和通信技术的发展,智能家居将慢慢成为未来家居生活的发展方向。1984年在美国诞生了世界上第一座智能家居建筑,

关键字: boa nrf24l01 s3c2440 智能家居

我们知道2440开发流程为:移植uboot--》移植内核---》挂接根文件系统。我们移植完内核需要挂接根文件系统,那么首先我们必须拥有根文件系统。如何来制作我们的根文件系统呢?第一步:在linux下建

关键字: s3c2440 根文件系统

1.TQ2440u-boot-1.1.6修改文件所在的路径是u-boot-1.1.6includeconfigsEmbedSky.h将#defineLCD_TFTxxx(LCD类型)W353.5寸TFT4802724.3...

关键字: s3c2440 lcd参数

SDRAM分析1、时钟使能信号CKECKE是SDRAM的主控开关,为低时,所有输入信号包括时钟信号被阻断,sdram进入低功耗状态2、数据掩码DQM0,DQM1,DQM2,DQM3DQM就是掩码控...

关键字: sdram 功耗 管脚

2440的晶振频率为12MHZ,有两个PLL:MPLL和UPLL,其中MPLL产生FCLK、HCLK、PCLK;UPLL产生UCLK。FCLK为ARM核提供时钟,HCLK为AHB总线时钟,PCLK为APB总线时钟,UCL...

关键字: s3c2440 时钟初始化
关闭
关闭