当前位置:首页 > 测试测量 > 测试测量
[导读]日前,Cadence Design System, Inc.(现已正式更名为楷登电子)宣布推出全新Modus™测试解决方案。该方案助设计工程师将产品测试时间缩短最高三倍,从而降低生产测试成本,进一步提高硅产品利润率。新一代测试解

日前,Cadence Design System, Inc.(现已正式更名为楷登电子)宣布推出全新Modus™测试解决方案。该方案助设计工程师将产品测试时间缩短最高三倍,从而降低生产测试成本,进一步提高硅产品利润率。新一代测试解决方案采用物理感知2D弹性压缩架构,在不影响设计尺寸及布线的前提下使压缩比高达400余倍。目前,此项技术专利正在申请中。
针对测试设计过程中的挑战,Cadence® Modus测试解决方案采用以下创新功能:2D压缩:扫描压缩逻辑可在晶片平面布局上构成二维物理感知网格,从而提高压缩比并缩短线长。在压缩比为100倍的情况下,2D压缩线长最高可比业内现行扫描压缩架构缩短2.6倍。弹性压缩:在自动测试模式生成(ATPG)期间,通过嵌入在解压逻辑中的寄存器,按序控制多个扫描周期的关注数据位,确保压缩比提高至400倍以上时,仍可保持满意的故障覆盖率。嵌入式存储器总线支撑:插入共享测试访问总线,同一IP核中的多个嵌入式存储器可全速执行可编程存储器内建自测试(PMBIST)。该功能还包括针对鳍式场效应晶体静态随机存储器(FinFET SRAM)和汽车安全应用的全新可编程软件测试算法。强大的通用脚本和集成调试环境:可测性设计(DFT)逻辑插入及ATPG功能采用全新、且标准统一的TCL脚本语言和调试环境,兼容Cadence Genus™ 综合解决方案、Innovus™ 设计实现系统及Tempus™ 时序签核解决方案。“Cadence新一代Modus测试解决方案采用全新的创新功能,可以从根本上改变设计和测试工程师解决测试问题的方式。目前,我们正在为这项技术申请专利。”Cadence数字和签核事业部高级副总裁兼总经理Anirudh Devgan博士表示:“Modus测试解决方案通过搭建物理感知的2D网格架构,并按序压缩测试模式(pattern),较传统方法显著缩短了测试时间,为Cadence客户带来又一重要的盈利优势。”

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

Cadence软件是一款知名的PCB电路板设计软件,这款软件从画板功能上来说要超出同类软件不少,Cadence工具提供了良好且交互的工作接口和强大完善的功能,和它前端产品Cadence、OrCAD、Capture的结合,...

关键字: cadence 下载

我们经常遇到从AD转到Allegro的情况,但是之前非常麻烦且不容易转换。现在好了,从065号补丁开始,Cadence的Capture CIS可以导入AD软件的原理图,而Cadence的Allegro PCB Edito...

关键字: ad 封装 cadence

▼点击名片,关注公众号▼最近在学新工具cadence,在用新工具设计原理图,原理图快结束的时候发现一个小问题,差点毁了整个工程。因为原理图有十几页,所以有时候一个电源网络会被用在很多不同的页面上。然而这次操作差点翻车。情...

关键字: cadence

Dynamic Duo 2.0已经获得了来自NVIDIA、AMD和Arm的高度赞赏,他们在实践中均获得了大幅的硅前效率提升。张永专表示当前中国本土的很多芯片厂商也对Dynamic Duo 2.0非常感兴趣,Cadence...

关键字: cadence EDA 硬件仿真 原型验证

你知道PSpice for TI的高级仿真技术吗?许多硬件工程师面临的需要在紧凑的项目时间内进行精确设计的需求日渐增长。如无法可靠地测试设计,可能会导致生产时间表严重滞后并带来高昂的代价,因此仿真软件成为每个工程师设计过...

关键字: spice仿真 cadence

日前,TI(德州仪器)发布了Cadence设计系统公司的PSpice仿真器的新型定制版本。21ic中国电子网受邀参加此次发布的线上沟通交流会,揭秘PSpice for TI的与众不同。

关键字: pspice cadence

TI利用Cadence的新型仿真和分析工具轻松选择、评估和验证新设计的组件。

关键字: pspice cadence

Cadence设计系统公司宣布已收购美商传威(TranSwitchCorp.)公司高速接口IP资产,并雇用其经验丰富的IP开发团队,更进一步扩大Cadence快速发展的IP产品阵容。这项交易包括

关键字: cadence transwitch 传威

联电昨(6)日宣布,Cadence类比/混合信号(AMS)芯片设计流程已获得联电28纳米HPC+制程的认证。透过此认证,Cadence和联电的共同客户可以于28纳米HPC+制程上利用全新的AMS解决方案,去设计汽车、工业...

关键字: 28纳米 cadence 联电 hpc+

硬件电路是电路系统的重要组成部分,硬件电路设计是否合理直接影响电路系统的性能。硬件电路设计的一般分为设计需求分析、原理图设计、PCB设计、工艺文件处理等几个阶段,设计过程中的每一个细节都可能成为导致设计成功与失败的关键。...

关键字: cadence Protel 电路设计 硬件电路设计
关闭
关闭