当前位置:首页 > 嵌入式 > 嵌入式新闻
[导读]为了更好地面向以数据为中心的、更加多元化的计算时代,英特尔围绕自身在半导体技术和相关应用方面的能力提出了构建“以数据为中心”战略的六大技术支柱,即:制程和封装、架构、内存和存储、互连、安全、软件。而制程和封装作为六大技术支柱的首个要素,实际上对其他五大要素来说是重要的核心,也是其他技术支柱发展的重要基础。封装不仅仅是芯片制造过程的最后一步,它也正在成为芯片产品性能提升、跨架构跨平台、功能创新的催化剂。

为了更好地面向以数据为中心的、更加多元化的计算时代,英特尔围绕自身在半导体技术和相关应用方面的能力提出了构建“以数据为中心”战略的六大技术支柱,即:制程和封装、架构、内存和存储、互连、安全、软件。而制程和封装作为六大技术支柱的首个要素,实际上对其他五大要素来说是重要的核心,也是其他技术支柱发展的重要基础。封装不仅仅是芯片制造过程的最后一步,它也正在成为芯片产品性能提升、跨架构跨平台、功能创新的催化剂。

日前,半导体IDM大厂英特尔在上海召开了先进封装技术解析会,详细介绍了其在今年7月推出的一些列全新封装技术架构的亮点和意义,其中就包括其在2018年12月举行的“架构日”上宣布的3D封装技术Foveros。

该举动显示,在制程和封装领域,英特尔正以跨晶体管、封装和芯片设计的协同优化快速革新。

为什么像英特尔、台积电这样的一直引领半导体产业制程技术发展的厂商都不约而同地把目光聚焦到先进的封装测试技术上呢?

放缓的摩尔定律

自第一颗集成电路发明至今,集成电路相关产业已经走过了60年的发展历史。在这60年中,半导体制程技术在摩尔定律的指引下,一路狂奔。

在过去摩尔定律的黄金时期,随着制程的进化,同样的芯片的制造成本会更低,因为单位面积晶体管数量提升导致相同的芯片所需要的面积缩小。所以制程发展速度如果过慢,则意味着芯片制作成本居高不下,导致利润无法扩大。因此,摩尔定律背后的终极推动力其实是经济因素。

不过,最近几年随着制程技术开始跨入10纳米以下的极限领域,受制于工艺、制程和材料的瓶颈,摩尔定律开始呈现疲态。一味的追求先进制程并不能使厂商的经济收益得到最大化。

所以,纯晶圆代工的格芯和联电已经先后宣布终止高端先进制程的研发,止步14纳米,而英特尔在从14纳米向10纳米过渡的过程中也是几经周折。

台面上,目前还在继续研究且有能力部署10纳米以下高端先进的厂商只剩台积电、三星、英特尔三家厂商。

不可否认的是,单纯从制程技术上来看,虽有这几家厂商勉力维持,但摩尔定律确实放缓了。

于是,如何让芯片的性能继续跟随摩尔定律的脚步发展成为了集成电路业者开始探讨的话题,而高端3D封装就是其中一个新的选择。由此,晶圆制造厂商的竞争也从明面上的制程之争转向先进封装的“暗战”,也就有了前述英特尔、台积电等半导体大厂将目光瞄向3D先进封装的事实。

新的突破口

3D封装是在同一个封装体内于垂直方向叠放两个以上芯片的封装技术,它起源于快闪存储器(NOR/NAND)及SDRAM的叠层封装,目前在NAND相关产品领域应用较为成熟。

3D封装改善了芯片的许多性能,如尺寸、重量、速度、产量及耗能。

一般认为,3D封装发展可能会经历以下几个阶段:具有TSV和导电浆料的快闪存储器晶圆叠层得快速发展;随后会有表面凸点间距小至5μm的IC表面-表面键合出现;最后,硅上系统将会发展到存储器、图形和其它IC将与微处理器芯片相键合。

从发展趋势来看,3D封装为各类芯片的异质整合提供了可能,所以被认为是摩尔定律能够延续的新的突破口。

图片来源:英特尔

英特尔在此次解析会上强调其3D封装技术在封装过程中要达到低功耗、高带宽、高性能三大要求。为此,英特尔全面布局了3大全新的封装技术架构:

第一是Co-EMIB技术:基于2D封装的EMIB和3D封装的 Foveros,利用高密度的互连技术,实现高带宽、低功耗,并实现有竞争力的 I/O 密度,全新的 Co-EMIB技术可连结更高的计算性能,能够让两个或多个 Foveros 元件互连,基本达到单晶片性能。

第二是英特尔的互连技术ODI,提供封装中小芯片之间,无论是芯片或模块之间的水平通信或是垂直通信,互联通信都有更多灵活性。

第三是MDIO:是基于先进介面汇流排 AIB( Advanced Interface Bus )发布的 MDIO 全新裸片间接口技术。MDIO 技术支持对小芯片 IP 模块库的模块化系统设计,能够提供更高能效,实现 AIB 技术两倍以上的速度和带宽密度。

这其中核心的部分是英特尔的Foveros技术,该技术通过在水平布置的芯片之上垂直安置更多面积更小、功能更简单的小芯片来让方案整体具备更完整的功能。

例如我们可以在CPU之上堆叠各类小型的IO控制芯片,从而制造出兼备计算与IO功能的产品;或者,我们可以干脆将芯片组(南桥)与各种Type-C、蓝牙、WiFi等控制芯片堆叠在一起,制造出超高整合度的控制芯片。按照英特尔的规划,未来基于Foveros的3D叠加和EMIB的2D叠加这些都在产品路线图上。

有了堆叠方式和架构,英特尔Co-EMIB、ODI、MDIO等互联技术就成为了3D堆叠、甚至3D/2D整合的过程中实现芯片互联且保持灵活性的关键。

英特尔封装技术路线图,图片来源:英特尔

基于这些先进的封装技术和架构,英特尔表示能够为客户提供各类低功耗、高带宽、高性能的产品。

目前,英特尔第一个采用Foveros封装技术的“ Lakefield ”处理器已经发布。

据介绍,Lakefield是一款针对移动PC的产品,基于英特尔最新的10nm工艺制造,采用Foveros 3D混合封装,集成了一个大核心CPU和四个小核心CPU。

此外,Lakefield还集成了英特尔第11代的核显,以及第11.5代IPU图像处理单元,可以提供从图像输入到显示设备端到端的数据流信号处理的全面支持。支持4×16-bit LPDDR4内存控制器以及多个I/O模块。

Lakefield面向便携式设备,虽有5个核心,但是整个芯片的大小还没有一枚硬币大,并且待机功耗仅有2mW,最大功耗才7W。高达3.1GHz的频率也能够让其处理一些基础的工作。

从参数来看,基于英特尔Foveros 3D封装的Lakefield芯片确实能够大幅提升性能降低功耗,这也算是为延续摩尔定律提供了新的方向。

英特尔的优势

当然,客户或消费者在购买技术或产品的时候不仅仅只是看性能而已。

事实上,半导体科技产业正在经历非常快速的市场转型,过去以硬件和终端为中心的商业模式正在加速向以数据为中心的智能互联世界转变。

随着现代社会的数据量越来越庞大,英特尔也在围绕这几大挑战发力,并且着手开发新的技术以及解决方案,以期能够满足新的商业模式的需求。

全新封装架构和3D封装技术的推出就是英特尔应对制程困境和新的商业环境的具体体现。

从技术层面来看,英特尔Foveros技术对于产业最大的优势在于它可以将过去漫长的重新设计、测试、流片过程省去,直接将不同厂牌、不同IP、不同工艺的各种成熟方案封装在一起,从而大幅降低成本并提升产品上市速度。同时,这种整合程度的提升也能够进一步缩小整体方案的体积,为万事万物的智能化、物联网化打开全新的大门。

与此同时,提供Co-EMIB、ODI、MDIO三大互联技术则是英特尔相比其它3D封装技术来说最大的不同,也是其优势之一。

当然,英特尔最大优势其实来自于其产业链的整合能力,在异构集成时代,IDM的模式让英特尔的优势显化。

英特尔六大技术支柱,图片来源:英特尔

这两年,​英特尔在多个场合提出了制程和封装、架构、内存和存储、互连、安全、软件为基础的六大技术支柱战略,以应对未来数据量的爆炸式增长、数据的多样化以及处理方式的多样性。

毫无疑问,封装技术被英特尔放在了和制程同等重要的最基础的位置,是其他五大支柱的支撑,也是英特尔参与市场竞争的核心优势。

先进封装技术可以实现垂直以及横向的同时互连,并且允许将不同的逻辑计算单元整合在一个系统级封装里,这是英特尔先进封装技术一个非常显著的优势。在面向“以数据为中心”的计算时代,英特尔先进封装技术与世界级制程工艺结合,将成为芯片架构师的创意调色板,引领半导体行业持续向前。

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

大面积分析技术可以预防、探测和修复热点,从而将系统性、随机性和参数缺陷数量降至最低,并最终提高良率

关键字: 半导体 芯片设计 3D建模

芯片制造商与EDA解决方案和广泛的IP组合紧密合作,能够提升产品性能并加快上市时间

关键字: 芯片设计 EDA 模拟设计

芯片设计技术的领导者与仿真分析技术的领导者强强联合,在人工智能的强力驱动下,满足合作伙伴在电路与物理两大领域相互融合的相关需求

关键字: 芯片设计 人工智能 EDA

2024年1月15日 – 2024年1月10日-17日,中国科技领域最有影响力的大会之一,WIM 2023(World Innovators Meet,世界创新者年会)正式启幕。会上,亿欧联合“芯榜”发布《2023中国半...

关键字: 半导体 芯片设计 忆阻器

随着科技的飞速发展,芯片已经成为了现代社会中不可或缺的一部分。从智能手机、电脑到汽车、工业设备,几乎所有的电子产品都离不开芯片的支持。因此,芯片设计行业的前景备受关注。本文将从技术发展、市场需求和政策支持等方面,探讨芯片...

关键字: 芯片 芯片设计 半导体

毋庸置疑的是,与“摩尔定律”紧密相关单芯片晶体管数量和工艺几何尺寸演进正在迎来一个“奇点时刻”。与此同时,终端应用的高算力需求依然在不断推高单芯片Die尺寸,在光罩墙的物理性制约之下,众多芯片设计厂商在芯片工艺与良率的流...

关键字: 晶体管 芯片设计 算力

12月4日,系统级验证EDA解决方案提供商芯华章,与国产高端车规芯片设计公司芯擎科技正式建立战略合作。双方强强联手,芯擎科技导入芯华章相关EDA验证工具,赋能车规级芯片和应用软件的协同开发,助力大规模缩短产品上市周期,加...

关键字: EDA 芯片设计 智能驾驶

像半导体设计这样如此具有挑战性的工作并不多见。在显微镜下,NVIDIA H100 Tensor Core GPU(上图)这样最先进的芯片看起来就像一个精心规划的大都市,由数百亿个晶体管组成,把它们连接起来的线比人的头发丝...

关键字: 生成式AI 芯片设计 GPU

全球领先的新思科技IP解决方案和AI驱动型EDA全面解决方案与“Arm全面设计”相结合,大幅加速复杂SoC设计的上市时间

关键字: SoC设计 芯片设计

近日,第11届EEVIA年度中国硬科技媒体论坛暨产业链研创趋势展望研讨会在深圳召开,上海合见工业软件集团产品工程副总裁孙晓阳在会上发布了主题为“把握芯片设计关键核心,助力国产EDA新格局”的演讲。

关键字: 芯片设计 仿真 验证 chiplet 合见工软 IP
关闭
关闭