半导体产品的集成度和成本一直在按照摩尔定律演进。在这方面,作为半导体产品的重要一支---可编程逻辑器件也并列外。随着技术的不断更新,工程师面临着开发上更多的挑战:大规模的设计协同、子系统的规划、时序收敛的处理、不同IP的调用等等。针对工程师遇到的问题,赛灵思推出了全新的Vivado 工具套件,它是一套以IP及系统为中心的工具套件,可以显著提高设计生产力和设计结果质量,使设计者更好的、更快地创建系统,而且所用的芯片更少,但是集成度更高。通过先进的Vivado设计套件,赛灵思将开启"All Programmable"的新征程。

深度探究

Vivado不仅能加速可编程逻辑和 IO 的设计速度,而且还可提高可编程系统的集成度和实现速度,让器件能够集成 3D堆叠硅片互联技术、ARM 处理系统、模拟混合信号 (AMS) 和大部分IP 核。Vivado 设计套件突破了可编程系统集成度和实现速度两方面的重大瓶颈,将设计生产力提高到同类竞争开发环境的4 倍。

1、赛灵思Vivado 开启"All Programmable"新征程

每一家伟大的公司都会提出一个响亮的口号,融入公司企业文化的精髓,耐克是"Just Do It"、苹果是"再一次改变世界"、英特尔是"Leap ahead"。作为全球FPGA领军企业,赛灵思(Xilinx)在4月25日提出了"All Programmable"。这一口号秉承了赛灵思一贯以来深耕FPGA形成的企业精神,把"可编程"这一理念推演到了极致。

在赛灵思提出"All Programmable"口号的同时,赛灵思还推出了面向未来十年的Vivado设计套件,Vivado是以IP及系统为中心的新一代设计环境,完美的诠释了"All Programmable"精神。

2、vivado技术优势

瓶颈的转移
生产力提高到原来的4倍
快速验证的以ip为中心的集成
Vivado高层次的综合

3、Vivado技术解读

①新一代可编程设计工具

赛灵思通过借鉴 ISE 设计套件的所有经验、注意事项和关键技术,并充分利用最新EDA 算法、工具和技术,才打造出了这一颠覆性的全新 Vivado 设计套件。[详细]

②可扩展的数据模型架构

赛灵思用一个单一的、共享的、可扩展的数据模型建立其设计实现流程,这种共享、可扩展的数据模型可让流程中的综合、仿真、布局规划、布局布线等所有步骤在内存数据模型上运行,故在流程中的每一步都可以进行调试和分析。[详细]

③多维度分析布局器

Vivado设计套件的算法从全局进行优化,同时实现了最佳时序、拥塞和走线长度,它对整个设计进行通盘考虑,不像模拟退火算法只着眼于局部调整。这样该工具能够迅速、决定性地完成上千万门的布局布线,同时保持始终如一的高结果质量。[详细]

④ip封装器、集成器和目录

IP 集成器可以让客户在互联层面而非引脚层面将 IP 集成到自己的设计中。可以将 IP 逐个拖放到自己的设计图(canvas)上,IP 集成器会自动提前检查对应的接口是否兼容。如果兼容,就可以在内核间划一条线,然后集成器会自动编写连接所有引脚的具体 RTL。[详细]

⑤Vivado HLS把ELS带入主流

Vivado HLS 全面覆盖 C、C++、SystemC,能够进行浮点运算和任意精度浮点运算。这意味着只要用户愿意,可以在算法开发环境而不是典型的硬件开发环境中使用该工具。这样做的优点在于在这个层面开发的算法的验证速度比在 RTL 级有数量级的提高。[详细]

Vivado视频演示

工程师观点

赛灵思历时四年多的时间开发的全新工具套件Vivado究竟会给广大工程师带来哪些帮助呢,工程师们对Vivado又有什么看法呢?让我们一起听听众多工程师的心声吧! "我们参加了针对 Vivado 设计套件的合作伙伴培训活动,新产品给我们留下了深刻的印象。我们认为 IP-XACT、SDC 和 AMBA AXI4 等业界标准的采用对大型 28nm 器件所需的FPGA IP 的推广而言非常重要。Vivado IP 集成器和 IP 打包器工具进一步缩短了 IP 开发和集成所需的设计时间。" —— Roger Fawcett,董事总经理

"Vivado 设计套件将灵活性和高性能整合在一起。项目的创建非常方便,结合直接简单的设计流程,有助于我们快速高效地满足设计要求。AMBA AXI4 接口所具有的通用特性,使我们可以非常轻松地将现有的 IP 和参照设计向最新的 7 系列产品移植。" —— Justin Braun,FPGA 设计经理

"AMBA AXI4 标准互连与 IP-XACT 封装标准是我们不断演进的应用目标的重大发展,不但可简化 CAST 核的集成,而且还可提升 CAST 客户的整体 IP 体验。全新 Vivado 设计套件具有集成型数据库、更出色的脚本控制以及其它生产力辅助技术,将大幅缩短我们提供这些优势所需的时间,特别是与我们提供的 50 多种赛灵思内核相配合时效果更加明显。" —— Nick Sgoupis,高级首席工程师

"Vivado 设计套件带来的更高性能可帮助我们以更快速度在全系列赛灵思产品中确认 IP 核的反复更新。Vivado 工具缩短了运行时间,我们不但可同步运行相同 IP 的多个实现方案,而且还可确认任何 IP 核的轻度升级。" —— Katty Van Mele,业务开发总监

现场图片

关于赛灵思公司

1、公司简介

——总部位于美国硅谷

——1984年公司成立

——全球雇员超过3,000

——全球客户超过20,000

——超过2500项专利

——可编程逻辑门阵列(FPGA)的发明者

——Fabless代工生产模式的开拓者

——1990年在美国纳斯达克上市

——1997年推出ISE设计套件

——2011年收入24亿美元占整个市场份额的近一半

——2012年3月1日,赛灵思公司宣布全球第一片28nm FPGA芯片(7K325T) 成功量产!

——2012年4月25日,赛灵思公司发布以IP及系统为中心的新一代颠覆性设计环境
    Vivado设计套件

赛灵思公司在可编程逻辑器件市场中雄踞领先地位,从原来的器件厂商逐渐的向方案商转变,引导和加速客户的设计,通过技术的不断升级以及有力的市场活动和集中地业务拓展活动确立了很高的品牌知名度以及行业领导地位。

相关资料下载