CVSD是一种自适应增量脉冲编码调制,对误码有很强的鲁棒性,擅长处理丢失和被损坏的语音采样,编码器是单比特编码,和PCM相比不需要复杂的成帧设备,并且解码器中集成了数字低通滤波器,使得编解码设备简单,综合这些优越性,CVSD特别适合应用于无线语音通信系统,具有很广阔的应用前景。
CVSD是一种自适应增量脉冲编码调制,对误码有很强的鲁棒性,擅长处理丢失和被损坏的语音采样,编码器是单比特编码,和PCM相比不需要复杂的成帧设备,并且解码器中集成了数字低通滤波器,使得编解码设备简单,综合这些优越性,CVSD特别适合应用于无线语音通信系统,具有很广阔的应用前景。
在对G.726语音编解码标准分析的基础上给出了基于FPGA的DSP的设计流程,利用MATLAB/Simulink、DSP Builer和SOPC Builder工具设计了G.726语音编解码器,通过仿真实验验证了所设计的编解码器模型的正确性,实现了编解码器在SoPC系统中的综合。
在对G.726语音编解码标准分析的基础上给出了基于FPGA的DSP的设计流程,利用MATLAB/Simulink、DSP Builer和SOPC Builder工具设计了G.726语音编解码器,通过仿真实验验证了所设计的编解码器模型的正确性,实现了编解码器在SoPC系统中的综合。
G.726语音编解码器在SoPC中的实现
本文详细描述了在TI (Texas Instruments) C55x系列DSP平台上集成实时实现0.3kbps至16kbps多种速率语音编解码算法的方法,及在现有C语言源代码基础上优化汇编指令的技巧。
本文详细描述了在TI (Texas Instruments) C55x系列DSP平台上集成实时实现0.3kbps至16kbps多种速率语音编解码算法的方法,及在现有C语言源代码基础上优化汇编指令的技巧。
本文详细描述了在TI (Texas Instruments) C55x系列DSP平台上集成实时实现0.3kbps至16kbps多种速率语音编解码算法的方法,及在现有C语言源代码基础上优化汇编指令的技巧。
笔者结合FPGA的灵活性、强大的数字信号处理能力、较短的开发周期,提出了基于FPGA的32 Kbit/s CVSD语音编解码器。
笔者结合FPGA的灵活性、强大的数字信号处理能力、较短的开发周期,提出了基于FPGA的32 Kbit/s CVSD语音编解码器。
本文阐述了ADPCM语音编解码VLSI芯片的设计方法以及利用FPGA的硬件实现。
本文阐述了ADPCM语音编解码VLSI芯片的设计方法以及利用FPGA的硬件实现。
文中主要对L9320编解码器的工作原理和使用方法进行了分析,给出了L9320在便携式语音系统中的典型应用电路。
文章介绍了两种芯片的基本性能及工作原理,并给出了一种基于这两种芯片设计的四路语音编解码系统的实现方案。