首页 > 新闻 > EDA
[导读]Cadence设计系统公司近日宣布,位于台湾新竹的智原科技 (Faraday Technology Corp.) 通过采用Cadence®完整的工具流程,已成功完成该公司最大型的SoC (系统单芯片) 项目开发,该项目是用于4G基站的3亿门芯片设计。

Cadence设计系统公司近日宣布,位于台湾新竹的智原科技 (Faraday Technology Corp.) 通过采用Cadence®完整的工具流程,已成功完成该公司最大型的SoC (系统单芯片) 项目开发,该项目是用于4G基站的3亿门芯片设计。通过在其分层式 (hierarchical) 设计流程中部署Cadence Encounter® 数字设计工具,智原科技的设计团队在短短的七个月内,就完成了这个复杂SoC从输入数据到流片的工作。

本文引用地址: http://www.21ic.com/news/eda/201311/196290.htm

通过采用Encounter®数字实现 (EDI) 系统,智原科技成功使这颗SoC设计每次执行原型设计的时间从两周缩短到三至五天,包括GigaOpt多线程优化与先进分析、适合Encounter Conformal® Equivalence Checker (EC) 的分层式EC比较方法、用于RC提取和时序分析的整合式签收工具。

此外,智原科技还采用了Cadence的其它产品,包括Incisive® Enterprise Simulator、验证IP、Encounter Power System、Allegro Package Designer,以及Allegro® SigrityTM 信号和电源完整性解决方案。

智原科技研发副总裁洪正信表示:“这颗SoC是我们首次进行的最大规模设计项目,也是我们在台湾开展最复杂的一个项目,因此我们汇集了最佳的工具组合,以确保在性能、质量和上市时间方面都能获得成功。Cadence丰富的数字实现和验证产品,再加上其高度的支持与配合,帮助我们达成了所有的设计目标。”

Cadence公司EDA产品战略官徐季平博士表示:“对智原科技来说,为了管理这类庞大SoC设计的复杂度,需要采用紧密整合的解决方案,以帮助设计人员快速地将创新设计落实为真正的产品。通过采用Encounter数字实现系统和验证方案,智原科技大幅提升了SoC的开发速度。”

换一批

延伸阅读

[测试测量] C-V测量技术、技巧与陷阱——基于数字源表的准静态电容测

C-V测量技术、技巧与陷阱——基于数字源表的准静态电容测

在准静态电容测量[1]中,我们通过测量电流和电荷来计算电容值。这种“斜率”方法使用简单,但是它的频率范围有限(1~10Hz),因而只能用于一些特殊情况下。 SMU1-力常数SM......

关键字:C-V 测量技术 数字源表 静态电容

[智慧安防] HID Global携创新身份验证解决方案亮相2018安博会

HID Global携创新身份验证解决方案亮相2018安博会

2018年10月23日至26日,全球领先的可信身份验证解决方案供应商HID Global®将亮相于北京举行的第14届中国国际社会公共安全产品博览会(简称“安博会”)。在这一国内权威的安防行业盛会上,HID Global将展示其先进......

关键字:HID Global 安博会 身份验证解决方案

[测试测量] 有问有答!数字示波器使用中常见问题汇总

有问有答!数字示波器使用中常见问题汇总

测试工程师在使用数字示波器的时候总是会出现各种各样的问题,特别是刚入门的菜鸟级别的工程师,那么有没有好的方法帮大家快速找出问题和解决方法呢?当然,小编为大家总结了数字示波器在使用中的各种厂......

关键字:数字示波器 常见问题

[汽车电子] 一个平台就能应对数字驾驶舱差异化需求,这是如何做到的?

一个平台就能应对数字驾驶舱差异化需求,这是如何做到的?

提到汽车这一疾驰的“金矿”,必然离不开智能化、网联化的加持,这两大风口带动的是以信息娱乐系统、数字仪表、ADAS为代表的智能数字驾驶舱的兴起。......

关键字:数字驾驶舱 汽车 信息娱乐系统 ADAS

[测试测量] 泰克数字实时(DRT)取样技术

泰克数字实时(DRT)取样技术

为什么采样率如此重要 实际事件是动态变化并实时发生的。那么您的示波器是不是也应该配备适当的技术以便能够实时捕获动态信号呢? 瞬态事件只会发生一次,因此,必须在其发生的同一时间帧内对其进行取样。如果您的......

关键字:泰克 数字实时 DRT 取样技术

我 要 评 论

网友评论

芯闻号

技术子站

更多

项目外包

更多

推荐博客