ADC

我要报错
ADC,Analog-to-Digital Converter的缩写,指模/数转换器或者模数转换器。是指将连续变化的模拟信号转换为离散的数字信号的器件。真实世界的模拟信号,例如温度、压力、声音或者图像等,需要转换成更容易储存、处理和发射的数字形式。模/数转换器可以实现这个功能,在各种不同的产品中都可以找到它的身影。与之相对应的DAC,Digital-to-Analog Converter,它是ADC模数转换的逆向过程。ADC最早用于对无线信号向数字信号转换。如电视信号,长短播电台发接收等。
  • 4通道、同时采样、24位ADC(Maxim)

    Maxim推出4通道、24位、同时采样ADC MAX11040。可将多达8片MAX11040采用菊链连接,实现32通道同时采样,极大地简化了系统设计。MAX11040采用独特的可级联SPI™/QSPI™/MICROWIRE™接口实现了上述的多

  • 6 位增量累加 ADC(Linear)

    凌力尔特公司 (Linear Technology Corporation) 推出 16 位增量累加 ADC LTC2463,该器件在纤巧 12 引线 3mm x 3mm DFN 和 4mm x 5mm MSOP 封装中集成了一个精确基准。利用该器件的集成基准 (2ppm/ºC 典型值,1

    模拟
    2009-06-24
    Linear BSP LTC ADC
  • 首款采样速率达1MSPS的18位SoC(TI)

    首款采样速率达1MSPS的18位SoC(TI)

    嵌入式新闻
    2009-06-23
    SoC PS ADC
  • ADI發表18款全新低功率ADC

    美商亞德諾公司(Analog Devices)14日正式發表18款極具電源效率,解析度範圍從10到16位元的類比數位轉換器(ADC)。ADI的全新ADC乃是以對於電力需求極為敏感的通訊、工業、可攜式電子裝置、以及儀器設備等為對象所設

    模拟
    2009-06-20
    低功率 CMOS ADI ADC
  • ADI新款ADC簡化次世代電力線路監測系統設計

    美商亞德諾公司(Analog Devices,ADI),近日正式發表能夠簡化次世代電力線路監測系統設計的同步取樣類比數位轉換器(ADC)。隨著全世界電力需求的成長,對於更具效益的公用變電所以及智慧型電網(smart grid)管理

    模拟
    2009-06-20
    ADI ANALOG DEVICES ADC
  • 高中频ADC应用中如何改善增益平坦度并保持动态性能

      本文讨论一种将单端信号(通常来自经过缓冲的解调电路)转换成差分信号(以便馈入高中频ADC)的电路。这些电路使用一个宽带变压器、匹配电阻及滤波电容来完成此任务。还讨论了变压器的最优匹配方法,以便保持高速ADC

  • 数字X射线技术帮助改进诊断图像质量

    数字X射线正在改变放射科的工作方式。这项技术能够减少患者的辐射照射、改进诊断的图像质量。数字X射线的成形可被分为直接转换和间接转换。信号的直接和间接转换都需要ADC,性价比最高和功耗最低的解决方案是利用一个或多个高速ADC依次将各像素数字化。本文将对此展开讨论。

  • 高性能运算放大器与ADC的接口设计

    用来驱动高分辨率模数转换器(ADC)的信号源具有数百欧姆或更大的高频交流负载和直流负载。因此,具有数兆欧姆高输入阻抗以及低输出阻抗的高性能运算放大器是输入ADC驱动器的理想选择。ADC驱动器被用作缓冲器和低通滤波器以降低整体系统噪声。利用这三种不同驱动架构中的其中一种,来设计高性能运算放大器与ADC的接口,你就能够提升系统性能。

  • 高性能运算放大器与ADC的接口设计

    用来驱动高分辨率模数转换器(ADC)的信号源具有数百欧姆或更大的高频交流负载和直流负载。因此,具有数兆欧姆高输入阻抗以及低输出阻抗的高性能运算放大器是输入ADC驱动器的理想选择。ADC驱动器被用作缓冲器和低通滤波器以降低整体系统噪声。利用这三种不同驱动架构中的其中一种,来设计高性能运算放大器与ADC的接口,你就能够提升系统性能。

  • 关于模拟数据采集的设计权衡的分析与研究

    模拟采集部分是所有数据采集系统的核心。微处理器、数字信号处理器、存储器、固件、软件驱动、操作系统和软件应用都可能构成一个系统的大脑,但它们实际上还是模拟电路。要针对某种应用建立一个有必要的速度、分辨率

  • 一种用于高速ADC的采样保持电路的设计

    设计了一个用于流水线模数转换器(pipelined ADC)前端的采样保持电路。该电路采用电容翻转型结构,并设计了一个增益达到100 dB,单位增益带宽为1 GHz的全差分增益自举跨导运算放大器

  • 电容误差平均技术在流水线ADC中的应用

    随着流水线ADC精度的不断提高,其转换器性能受到各种电路非线性的严重影响。电容失配是引起非线性的一种主要因素。实践表明,电容误差平均技术是消除失配误差的一种有效途径。介绍几种重要的电容误差平均方法的原理和工作方式,并指出各自存在的优缺点。最后对误差校准技术的发展趋势进行分析与展望。

    模拟
    2009-05-14
    电容 CE VI ADC
  • Linear推出一对 16 位增量累加 ADC

    凌力尔特公司 (Linear Technology Corporation) 推出一对 16 位增量累加 ADC LTC2460 和 LTC2462,这两款器件都在纤巧 3mm x 3mm DFN 封装中集成了一个精确基准。该集成的基准 (典型值为 2ppm/ºC,最大值为 10p

    模拟
    2009-05-13
    Linear MIDDOT LTC ADC
  • ADI全新ADC在功耗方面取得突破性进展

    随着人类对数字生活的依赖日益加深,模拟器件的生存空间愈见兴旺。归根结底都是来源于对真实感官世界的需求。无论是通信的需求、医疗诊断的需求、还是数字娱乐的需求,人类对视听的真实性要求越来越高,连接模拟与数

    模拟
    2009-05-06
    双通道 ADI PS ADC
  • 18款低功耗ADC(ADI)

    Analog Devices, Inc.最新推出18款分辨率为10至16位的高功效模数转换器(ADC)。ADI的这些新型ADC针对低功耗通信、工业、便携式电子产品和仪器仪表设备而设计,与许多同类竞争ADC相比,功耗降低了60%,但仍具备一流的

  • 基于FPGA和高精度ADC的组合导航系统设计

    INS/GPS组合导航系统在军事领域和民用方面的运动载体中得到了广泛应用。INS是组合导航系统中的核心部分,涉及多个陀螺仪、多个加速度计和温度传感器等众多传感器数据的采集与处理,同时对系统运算的实时性要求也很高。对于导航计算机系统的研究,许多学者做了大量有益的工作。传感器数据采集现有方案大多采用一片多路△-∑结构的AD芯片采集6路惯性器件信号,这就造成6路信号的数据采集不能同时进行,在高动态下导致组合导航系统导航精度的下降。本文以TI公司生产的AD变换器AD1274和Altera公司生产的FPGA EPlS30位主选芯片,阐述了组合导航系统的实现方法。

  • 基于FPGA和高精度ADC的组合导航系统设计

    INS/GPS组合导航系统在军事领域和民用方面的运动载体中得到了广泛应用。INS是组合导航系统中的核心部分,涉及多个陀螺仪、多个加速度计和温度传感器等众多传感器数据的采集与处理,同时对系统运算的实时性要求也很高。对于导航计算机系统的研究,许多学者做了大量有益的工作。传感器数据采集现有方案大多采用一片多路△-∑结构的AD芯片采集6路惯性器件信号,这就造成6路信号的数据采集不能同时进行,在高动态下导致组合导航系统导航精度的下降。本文以TI公司生产的AD变换器AD1274和Altera公司生产的FPGA EPl

  • 功耗仅为15.5mW的16位IMSPS模数转换器

      今年年初TI推出的两款模数转换器(ADC) ADS8329和ADS8330向世人展现了一个低功耗、高速和高性能的独特组合。该组合使其成为诸多应用的理想选择,例如:通信、医疗仪器、自动测试设备、数据采集系统或工业过程控制

  • ADS62C17高速ADC可将TD-SCDMA基站的组件数与成本锐降1/3

    为了满足3G/4G通信终端(TD-SCDMA、WiMAX和LTE)、基站、中继器以及软件无线电系统应用高达40MHz信号带宽的严苛应用要求,如要求使用30MHz带宽的多模系统能够以140 MHz的高中频实现78.4dBFS SNR与85dBc的无杂散动态范

  • 用于高速ADC的低抖动时钟稳定电路

    介绍了一种用于高速ADC的低抖动时钟稳定电路。这个电路由延迟锁相环(DLL)来实现。这个DLL有两个功能:一是通过把一个时钟沿固定精确延迟半个周期,再与另一个沿组成一个新的时钟来调节时钟占空比到50%左右;二是调节时钟抖动。该电路采用0.35μm CMOS工艺,在Cadence Spectre环境下进行仿真验证,对一个8 bit、250 Msps采样率的ADC,常温下得到的时钟抖动小于0.25 ps rms(典型的均方根)。