本文介绍了ARM S3C44B0X与DSP TMS320DM642的主要特点以及HPI接口的原理,提出了一个采用HPI设计ARM与DSP通信接口的方案
介绍数字音频合成和回波抵消的基本原理,提供了一种基于DSP的自适应回波抵消和归一化定标实现算法。仿真实验结果证实了该信号合成算法的合理性。实践中使用该算法能够达到很好的音频会议信号合成效果。
介绍了DCPS导航定位系统的工作原理,提出了一种基于DSP的DGPS系统设计方案。通过开发以DSP为核心的软硬件系统,与GPS接收机和无线数据收发设备共同组建了DGPS精确定位系统。
介绍了一种基于DSP与USB的高速数据采集与处理系统,包括整个系统的硬件设计与软件设计。DSP控制整个系统完成CCD信号采集并进行小波变换去噪处理,FPGA协同DSP实现整个系统的地址译码和逻辑控制。主机应用程序通过USB完成与DSP的数据通信,实现整个采集的控制和数据显示。这种高速的数据采集与处理系统,可广泛地应用于各种智能仪表、自动化控制设备中,有着非常好的市场应用前景。
介绍一种新型嵌入式网络音频视频实时处理系统的设计方案.该系统可以将采集到的音/视频信号,经过主要由ADV611,CT8021和DSP芯片TMS320C6201组成的系统实时处理后通过嵌入式微机控制器传送到互联网上.他可用于远程监控、视频会议、可视电话系统等低比特率通信系统.提出了该系统硬件结构以及软件设计方法.该系统具有硬件集成度高、语音图像传输实时性好、操作简便及适用面广等诸多优点.
基于MCU和DSP的运动控制系统由于结构紧凑、环境适应性好而有良好的发展前景。由于PC机与MCU和DSP资源环境差异较大, 进行MCU和DSP环境中的运动控制技术研究十分必要。基于MCU和DSP的运动控制研究硬件平台设计遵从运动控制系统的开放式、可重构和网络化的发展方向, 选用主流的MCU及DSP芯片S3C2410A和TMS320F2812, 适应信息网、控制网和伺服网(接口) 网络化需求, 采用双层、组合式模式, 实现了一个实用可靠的硬件环境。它可以进行单CPU、并行双CPU和层次化多CPU的运动控制算
基于MCU+DSP的运动控制硬件平台设计
基于MCU+DSP的运动控制硬件平台设计
基于MCU+DSP的运动控制硬件平台设计
为了增强智能仪器的多任务处理能力、数学运算能力、多媒体以及网络处理能力,本文介绍了一种智能仪器控制系统的嵌入式解决方案,内置ARM和DSP芯核。主要阐述了嵌入式系统的总体设计方案,并详细介绍了系统工作原理及实时性数据通信方式。使该测控系统具有精度高、灵活性大、可靠性好的数字信号处理优势。
基于ARM和DSP的嵌入式智能仪器系统设计
本文介绍了ARM S3C44B0X与DSP TMS320DM642的主要特点以及HPI接口的原理,提出了一个采用HPI设计ARM与DSP通信接口的方案
视频监控系统中ARM与DSP的HPI接口设计
视频监控系统中ARM与DSP的HPI接口设计
随着IPTV市场准备起飞,竞争生态系统数量的增加意味着STB开发商必须保持他们的实现方案选项具备开放性。
提出了一种使用视频A/D芯片TLC5510与低档DSP芯片TMS320F206实现图像采集的接口设计方案,同时给出了接口程序,为低档DSP芯片提供了一条新的应用途径。
提出了一种基于DSP技术、GPS技术和无线通讯技术的电子浮标设计方案。介绍了浮标的组成和工作原理,重点分析了DSP处理器的应用和信号级连处理算法。
本文介绍了一种基于FPGA和DSP的多通道音频采集卡的设计和实现方案,该卡能够工作在多种采样率下并可以使用DSP中不同的音频算法用于满足不同场合,并通过PC104接口将处理后的数据上传至主机。
Xilinx推出全球性能最高的可配置DSP解决方案,针对广播、高性能计算和其它高速DSP应用推出Virtex-5 SX240T FPGA和浮点运算IP内核。