当前位置:首页 > 工业控制 > 电子设计自动化
[导读] 1、如何选择PCB 板材?选择PCB 板材必须在满足设计需求和可量产性及成本中间取得平衡点。设计需求包含电气和机构这两部分。通常在设计非常高速的PCB 板子(大于GHz 的频率)时这材质问题会比较重要。例如,现在常用的

1、如何选择PCB 板材?

选择PCB 板材必须在满足设计需求和可量产性及成本中间取得平衡点。设计需求包含电气和机构这两部分。通常在设计非常高速的PCB 板子(大于GHz 的频率)时这材质问题会比较重要。例如,现在常用的FR-4 材质,在几个GHz 的频率时的介质损(dielectric loss)会对信号衰减有很大的影响,可能就不合用。就电气而言,要注意介电常数(dielectric constant)和介质损在所设计的频率是否合用。

2、如何避免高频干扰?

避免高频干扰的基本思路是尽量降低高频信号电磁场的干扰,也就是所谓的串扰(Crosstalk)。可用拉大高速信号和模拟信号之间的距离,或加ground guard/shunt traces 在模拟信号旁边。还要注意数字地对模拟地的噪声干扰。

3、在高速设计中,如何解决信号的完整性问题?

信号完整性基本上是阻抗匹配的问题。而影响阻抗匹配的因素有信号源的架构和输出阻抗(output impedance),走线的特性阻抗,负载端的特性,走线的拓朴(topology)架构等。解决的方式是靠端接(termination)与调整走线的拓朴。

4、差分布线方式是如何实现的?

差分对的布线有两点要注意,一是两条线的长度要尽量一样长,另一是两线的间距(此间距由差分阻抗决定)要一直保持不变,也就是要保持平行。平行的方式有两种,一为两条线走在同一走线层(side-by-side),一为两条线走在上下相邻两层(over-under)。一般以前者side-by-side 实现的方式较多。

5、对于只有一个输出端的时钟信号线,如何实现差分布线?

要用差分布线一定是信号源和接收端也都是差分信号才有意义。所以对只有一个输出端的时钟信号是无法使用差分布线的。

6、接收端差分线对之间可否加一匹配电阻?

接收端差分线对间的匹配电阻通常会加, 其值应等于差分阻抗的值。这样信号品质会好些。

7、为何差分对的布线要靠近且平行?

对差分对的布线方式应该要适当的靠近且平行。所谓适当的靠近是因为这间距会影响到差分阻抗(differential impedance)的值, 此值是设计差分对的重要参数。需要平行也是因为要保持差分阻抗的一致性。若两线忽远忽近, 差分阻抗就会不一致, 就会影响信号完整性(signal integrity)及时间延迟(timingdelay)。

8、如何处理实际布线中的一些理论冲突的问题

1. 基本上, 将模/数地分割隔离是对的。要注意的是信号走线尽量不要跨过有分割的地方(moat), 还有不要让电源和信号的回流电流路径(returning current path)变太大。

2. 晶振是模拟的正反馈振荡电路, 要有稳定的振荡信号, 必须满足loop gain 与phase的规范,而这模拟信号的振荡规范很容易受到干扰, 即使加ground guard traces 可能也无法完全隔离干扰。而且离的太远, 地平面上的噪声也会影响正反馈振荡电路。所以, 一定要将晶振和芯片的距离进可能靠近。

3. 确实高速布线与EMI 的要求有很多冲突。但基本原则是因EMI 所加的电阻电容或ferritebead, 不能造成信号的一些电气特性不符合规范。所以, 最好先用安排走线和PCB 叠层的技巧来解决或减少EMI 的问题, 如高速信号走内层。最后才用电阻电容或ferrite bead 的方式, 以降低对信号的伤害。

9、如何解决高速信号的手工布线和自动布线之间的矛盾?

现在较强的布线软件的自动布线器大部分都有设定约束条件来控制绕线方式及过孔数目。各家EDA 公司的绕线引擎能力和约束条件的设定项目有时相差甚远。例如, 是否有足够的约束条件控制蛇行线(serpentine)蜿蜒的方式, 能否控制差分对的走线间距等。这会影响到自动布线出来的走线方式是否能符合设计者的想法。另外, 手动调整布线的难易也与绕线引擎的能力有绝对的关系。例如, 走线的推挤能力, 过孔的推挤能力, 甚至走线对敷铜的推挤能力等等。所以, 选择一个绕线引擎能力强的布线器, 才是解决之道。



来源:3次

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

2025 IPC CEMAC电子制造年会将于9月25日至26日在上海举办。年会以“Shaping a Sustainable Future(共塑可持续未来)”为主题,汇聚国内外专家学者、产业领袖与制造精英,围绕先进封装、...

关键字: PCB 电子制造 AI

2025 IPC CEMAC电子制造年会将于9月25日至26日在上海浦东新区举办。年会以“Shaping a Sustainable Future(共塑可持续未来)”为主题,汇聚国内外专家学者、产业领袖与制造精英,围绕先...

关键字: PCB AI 数字化

在PCB制造过程中,孔无铜现象作为致命性缺陷之一,直接导致电气连接失效和产品报废。该问题涉及钻孔、化学处理、电镀等全流程,其成因复杂且相互交织。本文将从工艺机理、材料特性及设备控制三个维度,系统解析孔无铜的根源并提出解决...

关键字: PCB 孔无铜

在电子制造领域,PCB孔铜断裂是导致电路失效的典型问题,其隐蔽性与破坏性常引发批量性质量事故。本文结合实际案例与失效分析数据,系统梳理孔铜断裂的五大核心原因,为行业提供可落地的解决方案。

关键字: PCB 孔铜断裂

在电子制造领域,喷锡板(HASL,Hot Air Solder Levelling)因成本低廉、工艺成熟,仍占据中低端PCB市场30%以上的份额。然而,随着无铅化趋势推进,HASL工艺的拒焊(Non-Wetting)与退...

关键字: PCB 喷锡板 HASL

在PCB制造过程中,阻焊油墨作为关键功能层,其质量直接影响产品可靠性。然而,油墨气泡、脱落、显影不净等异常问题长期困扰行业,尤其在5G通信、汽车电子等高可靠性领域,阻焊缺陷导致的失效占比高达15%-20%。本文结合典型失...

关键字: PCB 阻焊油墨

在5G通信、新能源汽车、工业控制等高功率密度应用场景中,传统有机基板已难以满足散热与可靠性需求。陶瓷基板凭借其高热导率、低热膨胀系数及优异化学稳定性,成为功率器件封装的核心材料。本文从PCB设计规范与陶瓷基板导入标准两大...

关键字: PCB 陶瓷基板

在电子制造领域,PCB(印刷电路板)作为核心组件,其质量直接影响整机性能与可靠性。然而,受材料、工艺、环境等多重因素影响,PCB生产过程中常出现短路、开路、焊接不良等缺陷。本文基于行业实践与失效分析案例,系统梳理PCB常...

关键字: PCB 印刷电路板

在PCB(印制电路板)制造过程中,感光阻焊油墨作为保护电路、防止焊接短路的关键材料,其性能稳定性直接影响产品良率与可靠性。然而,受工艺参数、材料特性及环境因素影响,油墨异常现象频发。本文聚焦显影不净、黄变、附着力不足等典...

关键字: PCB 感光阻焊油墨 印制电路板

在电子制造领域,印刷电路板(PCB)的表面处理工艺直接影响其可靠性、信号完整性和使用寿命。其中,化学镀镍浸金(ENIG,俗称“镀金”)与有机保焊剂(OSP)是两种主流工艺,但它们在失效模式、应用场景及成本效益上存在显著差...

关键字: PCB OSP工艺
关闭