当前位置:首页 > 通信技术 > 通信技术
[导读] 在本系列第二部分,我们探讨了总线转换、总线翻转、地址奇偶校验等重要的总线问题。在第三也是最后一部分,我们将探讨校正问题,其中包括矫正训练、控制/地址信号校正和读写校正,以及纠错码(ECC)和QDR-IV存储器控制器的设计建议。

 在本系列第二部分,我们探讨了总线转换、总线翻转、地址奇偶校验等重要的总线问题。在第三也是最后一部分,我们将探讨校正问题,其中包括矫正训练、控制/地址信号校正和读写校正,以及纠错码(ECC)和QDR-IV存储器控制器的设计建议。

校正训练序列

存储器控制器和QDR IV较高的工作频率意味着数据有效窗口很窄。QDR-IV器件支持“校正训练序列”,它可通过减少字节通道之间的偏差扩大这个窗口,从而在控制器读取存储器的数据时,增加时序余量。校正训练序列是赛普拉斯的QDR-IV SRAM的初始化过程的一部分。该训练序列通常被那些不支持内置校正功能的应用使用。

训练序列如图8所示:

 

 

校正训练序列是初始化过程的一部分。对序列进行加电和复位后,在配置模式下进行操作的过程中,控制器必须立即设置选项控制寄存器中的Write_Train_Enable位(位的位置:7)。通过该操作,控制器可以避免在进行训练序列前再次进入配置模式。设置该位不会影响到校正训练序列,直到进行读取数据校正训练为止。

通过以下三个步骤,可以实现校正过程:

1.控制/地址校正

2.读取数据校正

3.写入数据校正

控制/地址校正

根据需要校正的信号,将LBK0#和LBK1#设为它们相应的位值。请查看表12,了解环回信号的映射情况。39个输入信号被环回到端口A上的数据引脚。根据LBK0#和LBK1#的状态,一次将13个输入信号映射到DQA0-DQA12。

 

 

DKA0、DKA0#、DKA1、DKA1#、DKB0、DKB0#、DKB1和DKB#1等时钟输入都是自由运行的,并应在训练序列中持续运行。

通过使用输入时钟(CK/CK#)可在上升沿和下降沿上对每个输入引脚进行采样。在输出时钟(QKA/QKA#)的上升沿上采样的输出值即为在输入时钟的上升沿上所采样的值。在输出时钟(QKA/QKA#)的下降沿上采样的输出值即为在输入时钟的下降沿上所采样的翻转值。在这种模式下,数据翻转无效,在进行地址/控制环回训练过程中,CFG#信号将为高电平。

 

 

如图9所示,如果地址/控制信号未校正,DQA 上的信号(应在训练期间保持高电平)将变为低电平。该信号转换应由驱动信号的模块捕获,控制器则会对信号相应进行校准。

读取数据校正

在该阶段,地址、控制和数据输入时钟都已经得到了校正。在读取数据校正过程中,用于写入存储器内的训练数据模型是一个常量值(D00,D01,D20,D21),如下面的波形框图中显示。在此训练序列中,LBK0#和LBK1#均被设置为1。

配置选择控制寄存器时,Write_Train_Enable 位将被设置为1。第一个和第二个数据突发均在同一个数据总线上被采样的,但第二个数据突发则在写到存储器内前完成采样的。Write_Train_Enable 位不会对读取数据周期产生任何影响。

将数据模型写到存储器内后,标准的读指令允许控制器访问这些数据,并会校正QK/QK#信号。当 Write_Train_Enable = 1 时,在写入过程中,DINVA/DINVB 将被忽略,在读取过程中,它将始终切换。

如下面的读取数据校正框图中所示,写入到存储器内的数据(D00、D01、D20、D21)全为1,相应的读取数据(Q00、Q01、Q20、Q21)则在1 和0 间切换。控制器必需捕捉到这些切换数据并进行验证。否则,控制器需要一个精确的校准来确认读取数据校正。

 

 

在读数据校正序列中:

l设置Write_Train_Enable位为1

lLBK0# = 1 及LBK1# = 1

写数据校正

此时,地址、控制、时钟和数据输出都已经得到了校正。执行写入数据校正序列前,先再次进入配置模式,然后通过将相应位设置为0来禁用Write_Train_Enable。

在正常工作模式下,使用读指令后,通过使用存储器的写指令可校正写数据。所校正的读取数据路径用于确认器件是否已经正确地接收到写入数据。这样使处理器/FPGA能够校正下列与DK/DK#输入数据时钟有关的信号:DQA、DINVA、DQB和DINVB。

纠错码(ECC)

系统设计人员必需依赖片外纠错或冗余等技术提高可靠性。这些技术会增加PCB空间或处理时间方面的开销。QDR-IV是一个单芯片解决方案,引入了片上纠错码(ECC),从而节省了空间和成本,降低了设计复杂性。此外,它还降低了QDR-IV存储器阵列的总软失效率(SER)。该特性可应用于数据总线宽度为x18和x36的选项,并在SRAM中始终被启用。ECC保护提供了单比特纠错(SEC)。

QDR-IV从输入数据生成ECC奇偶校验位,并将它们存储在存储器阵列中。存储器阵列包含用于存储ECC奇偶校验的额外位。但是,不会将这些额外的内部校验位用于外部引脚。

例如,图11显示的是x36器件的输出数据逻辑框图。36数据位需要6个ECC校验位;存储器内核会将42位(36个数据位 + 6个 ECC校验位)传输到ECC逻辑内。因此,ECC逻辑会提供已纠正的36位输出数据。

无ECC位的QDR/DDR SRAM的SER故障率(FIT)通常为200 FIT/Mb。但带有ECC时,该数值将为0.01 FIT/Mb,提高了4个数量级。

 

 

QDR-IV存储器控制器的设计建议

本节提供一些存储器控制器启用QDR-IV的地址奇偶校验和总线翻转功能的设计建议。

存储器控制器首先要根据地址总线生成地址奇偶。然后,需要在地址总线和地址奇偶位上进行地址翻转。

对于数据总线转换,将数据发送给QDR-IV前,存储器控制器需要计算每个DQ总线上的逻辑“0”的数量,以便生成相应的DINV位(取决于数据总线翻转条件)。

将数据发送给存储器控制器时,QDR-IV使用相同的数据总线翻转逻辑。为了识别QDR-IV的接收数据,控制器仅要检查相应DINV位的状态。如果控制器接收DINV = 1,需要翻转相关的数据总线;否则,保持接收到的数据位不变。

图12显示的是存储器控制器的设计注意事项。

 

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

9月10日消息,美国ZEUS(Zettawatt Equivalent Ultrashort laser pulse System)激光设施成功发射了2拍瓦(2千万亿瓦)光束,成为美国当前运行中的最强激光

关键字: 激光 发电

9月10日消息,NVIDIA在演讲中展示了其Blackwell Ultra AI服务器的惊人能力,尤其是在投资回报率(ROI)方面,其表现远超所谓的“免费”GPU。

关键字: NVIDIA AMD

9月10日消息,据媒体报道,瑞士洛桑国际管理发展学院最新发布的《2025年世界人才排名》显示,中国香港排名大幅上升,由去年的第九位跃升至全球第四,创下历来最高位次,位居亚洲之首。

关键字: 科技 AI

9月10日消息,在最近的高盛Communacopia +科技大会上,Intel副总裁John Pitzer透露了Intel在x86和IFS计划方面的一些新细节。

关键字: Intel 处理器

9月10日消息,128GB显存的RTX 5090是没有的,不过128GB显存的AI GPU确实有。

关键字: NVIDIA AMD

方案解析:通过从电视HDMI ARC接口解析出光纤、同轴、I2S、左右声道4种信号,任选其一桥接到蓝牙、WIFI、U段音频发射,再发射到接收端(如耳机、音箱),为无线音频发射提供ARC回传数字音频桥接

关键字: 方案开发 电子方案 纳祥科技

9月9日消息,小米突然辞退王腾,这件事来的很是突然,引因此被挤上了热搜。

关键字: 小米 雷军 王腾

9月9日消息,今日,国际权威市场调研机构英富曼(Omdia)发布《中国AI云市场,1H25》报告。

关键字: AI 人工智能

9月9日消息,AMD发布了其最新的Software Adrenalin驱动版本25.9.1,最大的亮点就是可在支持FSR 3.1的DirectX 12游戏中启用FSR 4。

关键字: AMD Zen6 2nm

9月9日消息,NVIDIA首席财务官Colette Kress在高盛Communacopia+技术大会上发表了讲话。

关键字: NVIDIA AMD
关闭