当前位置:首页 > 工业控制 > 电子设计自动化
[导读]假如你现在正在构建一个专业设计的电路实验板,已经完成了layout前所有需要进行的仿真工作,并查看了厂商有关特定封装获得良好热设计的建议方法。你甚至仔细确认了写在纸上的初步热分析方程式,并确保其不超出IC结点温度,并有较为宽松的容限。

假如你现在正在构建一个专业设计的电路实验板,已经完成了layout前所有需要进行的仿真工作,并查看了厂商有关特定封装获得良好热设计的建议方法。你甚至仔细确认了写在纸上的初步热分析方程式,并确保其不超出IC结点温度,并有较为宽松的容限。但稍后,你打开电源,却发现IC摸起来非常热。对此,你感到非常不满,当然散热专家以及可靠性设计人员更加焦虑。现在,你该怎么办?

在谈到整体设计的可靠性时,通过让IC 结点温度远离绝对最大值水平,在环境温度不断升高的条件下保持你的电路设计的完整性是一个重要的设计考虑因素。当你逐步接近具体电路设计中央芯片的最大功耗水平(Pd最大值)时更是如此。

进行散热完整性分析的第一步,是深入理解IC封装热指标的基础知识。

到目前为止,封装热性能最常见的度量标准是Theta JA,即从结点到环境所测得(或建模)的热阻(参见图1)。Theta JA值也是最需要解释的内容(参见图2)。能够极大影响Theta JA 测量和计算的因素包括:

* 贴装板:是/否?

* 线迹:尺寸、成分、厚度和几何结构

* 方向:水平还是垂直?

* 环境:体积

* 靠近程度:有其他表面靠近被测器件吗?

图 1 电气网络 Theta-JA 分析

图 2 Theta-JA 解释

热阻(Theta JA)数据现在对使用新JEDEC标准的有引线表面贴装封装有效。实际数据产生于数个封装上,同时热模型在其余封装上运行。按照封装类型以及不同气流水平显示的Theta JA 值来对数据分组。

结点到环境数据是结点到外壳(Theta JC)的热阻数据(参见图3)。实际Theta JC数据会根据使用JEDEC印制电路板(PCB)测试的封装生成。

图 3 Theta-JC 解释

但是,谁有这么多时间和耐性做完所有这种分析和测试——当然JEDEC除外!本文将告诉您在测试您设计的散热完整性时如何安全地绕过这些步骤。

通过访问散热数据,您可以将散热数据用于您正使用的具体封装。这里,您会发现额定参量曲线、不同流动空气每分钟直线英尺(LFM)的Tja,以及对您的设计很重要的其他建模数据。

所有这些信息都会帮助您不超出器件的最大结点温度。尤为重要的是坚持厂商和JEDEC建议的封装布局原则,例如:那些使用QFN封装的器件。下列各种设计建议可帮助您实施最佳的散热设计。

既然您阅读了全部建模热概述,并且验证了您的电路板布局和散热设计,那么就让我们在不使用散热建模软件或者热电偶测量实际温度的情况下检查您散热设计的实际好坏程度吧。产品说明书中的Theta JA额定值一般基于诸如JEDEC #JESD51的行业标准,其使用的是一种标准化的布局和测试电路板。因此,您的散热设计可能会不同,会有不同于标准的Theta JA,这是因为您具体的PC电路板设计需求。

如果您想知道您的设计离最佳散热设计还有多远,那么请对您的 PC 电路板设计执行下列系统内测试。(尝试将电压设置到其最大可能值,以测试极端条件。)

要想获得最佳结果,请使用一台烤箱(非热感应系统),然后靠近电路板只测量Ta,因为烤箱有一些热点。如果可能,请在电路板底部使用一个热绝缘垫,以防止室温空气破坏测量。

图 4 散热设计改善技术的 TLC5940 级联应用实例参考

首先,测量出您的IC在其实际设计环境(PC板)中的实际热阻。然后,将其同“理想”JEDEC 数值对比。您需要一个具有热错误标志(TEF)或类似功能的IC,这种功能可以指示IC结点处的超高温状态。例如,我们使用TI的TLC5940 LED驱动器解决方案芯片。一般而言,大多数 IC的最大Tj(查看您的产品说明书获取实际数值)约为150℃。就TLC5940 器件来说,TEF的 Tj变化范围在150℃到170℃ 之间。

此处的测试中,我们只关心测试电路板上具体芯片的Tj情况。我们将其用作方程式的替代引用,该方程式计算得到具体测试PC电路板的热阻Theta JA。它应该非常明显地表明我们的散热设计质量。如果芯片具有这种散热片,则对几块PC电路板进行测试以获得一些区域(例如:PowerPad)焊接完整性的较好采样,目的是正确使用这种独特的封装散热片技术。要找到TEF 允许的器件最大Tj,请将PC电路板置入恒温槽中,同时器件无负载且仅运行在静态状态。缓慢升高恒温槽温度,直到TEF被触发。出现这种情况时恒温槽的温度点便为Tj,因为Ta = Tj。这种情况下,功耗(Pd)必须处在非常低的静态水平,并且可被视作零。将该温度记录为 Tj。它将用于我们的方程式,计算 Theta JA。

其次,计算出您电路的最大Pd。将恒温槽温度升高到产品说明书规定的IC最大环境温度以上约10或15度(将该温度记录为Ta)。这样做会使TEF更快地通过自加热。现在,通过缓慢增加Pd直至TEF断开,我们将全部负载施加到IC。在TLC5940中,我们改变外部电阻R(IREF),其设置器件的Io吸收电流。如果超高温电路有滞后,则电路会缓慢地温度循环,从而要求我们缓慢地降低Pd直至循环停止。这时,恒温槽温度应被记录为Pd最大值。

最后,要获得您电路板的Theta JA,请将测得的Tj值、Ta值和Pd最大值插入到下列方程式中:

Theta JA = (Tj-Ta)/Pd max

如果您拥有一个较好的散热设计,则该值应接近 IC 产品说明书中的Theta JA。

幸运的是,这种测试不依赖于外壳(Tc)或结点(Tj)的直接温度测量,因为很难准确地在现场测量到它们。

小贴士:

* 一定要将PC电路板放入恒温槽中几分钟

* 将Vsupply X Iq加上理想Pd,考虑Iq的IC功耗。这可能是也可能不是一个忽略因素。

在本文一开始提及的情况中,如果您设计的Pd接近Pd最大值,则您可以利用如下方法来改善散热设计:使用更好的散热定额封装。在TLC5940案例中,带散热垫(PowerPad)的HTSSOP可能更佳(参见表1)。

表 1 散热等级

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

2025 IPC CEMAC电子制造年会将于9月25日至26日在上海举办。年会以“Shaping a Sustainable Future(共塑可持续未来)”为主题,汇聚国内外专家学者、产业领袖与制造精英,围绕先进封装、...

关键字: PCB 电子制造 AI

2025 IPC CEMAC电子制造年会将于9月25日至26日在上海浦东新区举办。年会以“Shaping a Sustainable Future(共塑可持续未来)”为主题,汇聚国内外专家学者、产业领袖与制造精英,围绕先...

关键字: PCB AI 数字化

在PCB制造过程中,孔无铜现象作为致命性缺陷之一,直接导致电气连接失效和产品报废。该问题涉及钻孔、化学处理、电镀等全流程,其成因复杂且相互交织。本文将从工艺机理、材料特性及设备控制三个维度,系统解析孔无铜的根源并提出解决...

关键字: PCB 孔无铜

在电子制造领域,PCB孔铜断裂是导致电路失效的典型问题,其隐蔽性与破坏性常引发批量性质量事故。本文结合实际案例与失效分析数据,系统梳理孔铜断裂的五大核心原因,为行业提供可落地的解决方案。

关键字: PCB 孔铜断裂

在电子制造领域,喷锡板(HASL,Hot Air Solder Levelling)因成本低廉、工艺成熟,仍占据中低端PCB市场30%以上的份额。然而,随着无铅化趋势推进,HASL工艺的拒焊(Non-Wetting)与退...

关键字: PCB 喷锡板 HASL

在PCB制造过程中,阻焊油墨作为关键功能层,其质量直接影响产品可靠性。然而,油墨气泡、脱落、显影不净等异常问题长期困扰行业,尤其在5G通信、汽车电子等高可靠性领域,阻焊缺陷导致的失效占比高达15%-20%。本文结合典型失...

关键字: PCB 阻焊油墨

在5G通信、新能源汽车、工业控制等高功率密度应用场景中,传统有机基板已难以满足散热与可靠性需求。陶瓷基板凭借其高热导率、低热膨胀系数及优异化学稳定性,成为功率器件封装的核心材料。本文从PCB设计规范与陶瓷基板导入标准两大...

关键字: PCB 陶瓷基板

在电子制造领域,PCB(印刷电路板)作为核心组件,其质量直接影响整机性能与可靠性。然而,受材料、工艺、环境等多重因素影响,PCB生产过程中常出现短路、开路、焊接不良等缺陷。本文基于行业实践与失效分析案例,系统梳理PCB常...

关键字: PCB 印刷电路板

在PCB(印制电路板)制造过程中,感光阻焊油墨作为保护电路、防止焊接短路的关键材料,其性能稳定性直接影响产品良率与可靠性。然而,受工艺参数、材料特性及环境因素影响,油墨异常现象频发。本文聚焦显影不净、黄变、附着力不足等典...

关键字: PCB 感光阻焊油墨 印制电路板
关闭