当前位置:首页 > 工业控制 > 电子设计自动化
[导读]Xilinx的FPGA器件配置流程共有4个阶段,每个阶段分别执行不同的命令和操作。这4个阶段分别为配置存储器清除、初始化、装入配置数据和启动器件,下面以Spartan-3的加载为例说明这个过程。 (1)配置存储器清除阶段(如图

Xilinx的FPGA器件配置流程共有4个阶段,每个阶段分别执行不同的命令和操作。这4个阶段分别为配置存储器清除、初始化、装入配置数据和启动器件,下面以Spartan-3的加载为例说明这个过程。

(1)配置存储器清除阶段(如图1所示)

在该流程中,检测VCCINT是否大于1V,辅助电源rCCAUX是否大于2V,BANK4(VCCO_4)的电源电压是否大于1V。所有的非配置引脚,即用户输入/输出引脚被上拉(与HSWAP_EN的状态有关),INIT_B初始化状态信号,DONE将信号置为低(Low)清除FPGA内部的存储器。检测PROG_B引脚是否由低电平变成高电平,若为高电平,再清除一次存储器并进入下一阶段。

(2)初始化阶段(如图2所示)

在该阶段中首先释放INIT_B信号脚,如果外部仍然将该脚置低,将进入延迟和循环测试,直到INIT_B信号脚为高时止。根据设置的模式,采样模式设置引脚进入不同的配置状态。这些工作完成后,进入下一阶段。

(3)装入配置数据阶段(如图3所示)

在该阶段装入数据,每个时钟配置一位或一个字节,并进行循环冗余码( CRC)校验。如果出错,将INIT B引脚强行置低,并终止配置流程;如果检测通过,将进入最后一个流程阶段。

(4)启动器件阶段(如图4所示)

启动器件阶段的默认执行顺序为首先释放DONE引脚,利用外部所连接的上拉电阻使该信号呈现高电平:其次使能所有的输入/输出(LO)引脚,即保持设计所定义的信号状态,然后分别释放全局写使能信号(GWE)和全局复位信号(GSR),这些信号的处理顺序可以通过参数设置来改变。这些主作完成之后,器件将进入最后的工作状态。

配置存储器清除阶段流程

图1 配置存储器清除阶段流程

初始化阶段流程

图2 初始化阶段流程

装入配置数据阶段流程

图3 装入配置数据阶段流程

启动器件阶段流程

图4 启动器件阶段流程



来源:ks990次

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

在电子系统中,电源如同人体的心脏,为各个元器件提供持续稳定的能量。而电源系统电流的合理分配,更是决定了整个系统能否稳定、高效运行的关键因素。不合理的电流分配,可能导致某些元器件供电不足,无法正常工作;也可能使部分器件电流...

关键字: 电源系统 器件 电流

在数字化浪潮席卷全球的今天,FPGA技术正成为驱动创新的核心引擎。2025年8月21日,深圳将迎来一场聚焦FPGA技术与产业应用的盛会——2025安路科技FPGA技术沙龙。本次沙龙以“定制未来 共建生态”为主题,汇聚行业...

关键字: FPGA 核心板 开发板

在现代电子系统中,现场可编程门阵列(FPGA)凭借其开发时间短、成本效益高以及灵活的现场重配置与升级等诸多优点,被广泛应用于各种产品领域。从通信设备到工业控制,从汽车电子到航空航天,FPGA 的身影无处不在。为了充分发挥...

关键字: 可编程门阵列 FPGA 数字电源

2025年8月4日 – 提供超丰富半导体和电子元器件™的业界知名新品引入 (NPI) 代理商贸泽电子 (Mouser Electronics) 即日起开售Altera®的Agilex™ 3 FPGA C系列开发套件。此开...

关键字: FPGA 边缘计算 嵌入式应用

内窥镜泛指经自然腔道或人工孔道进入体内,并对体内器官或结构进行直接观察和对疾病进行诊断的医疗设备,一般由光学镜头、冷光源、光导纤维、图像传感器以及机械装置等构成。文章介绍了一款基于两片图像传感器和FPGA组成的微型3D内...

关键字: 微创 3D内窥镜 OV6946 FPGA

运用单片机和FPGA芯片作为主控制器件 , 单片机接收从PC机上传过来的显示内容和显示控制命令 , 通过命令解释和数据转换 , 生成LED显示屏所需要的数据信号和同步的控制信号— 数据、时钟、行同步和面同步 。FPGA芯...

关键字: 单片机 FPGA LED显示屏

在异构计算系统中,ARM与FPGA的协同工作已成为高性能计算的关键架构。本文基于FSPI(Fast Serial Peripheral Interface)四线模式,在150MHz时钟频率下实现10.5MB/s的可靠数据...

关键字: ARM FPGA FSPI

在全球FPGA市场被Xilinx(AMD)与Intel垄断的格局下,国产FPGA厂商高云半导体通过构建自主IP核生态与智能时序约束引擎,走出差异化高端化路径。本文深入解析高云半导体FPGA工具链的两大核心技术——全栈IP...

关键字: FPGA 高云半导体

2025年6月12日,由安路科技主办的2025 FPGA技术沙龙在南京正式召开,深圳市米尔电子有限公司(简称:米尔电子)作为国产FPGA的代表企业出席此次活动。米尔电子发表演讲,并展出米尔基于安路飞龙派的核心板和解决方案...

关键字: FPGA 核心板 开发板

高 I/O、低功耗及先进的安全功能,适用于成本敏感型边缘应用

关键字: FPGA I/O 机器视觉
关闭