当前位置:首页 > 工业控制 > 电子设计自动化
[导读]在执行这些操作前,一定要先保存.NCD和NCF文件。因为任何底层编辑器的操作都会修改这些文件,一旦修改有误,将无法恢复原始设计,造成不必要的损失。 ■移动逻辑资源;在底层编辑器中可以将一个逻辑单元(块)中的任

在执行这些操作前,一定要先保存.NCD和NCF文件。因为任何底层编辑器的操作都会修改这些文件,一旦修改有误,将无法恢复原始设计,造成不必要的损失。

■移动逻辑资源;在底层编辑器中可以将一个逻辑单元(块)中的任何布线和结构移到同类型的另一个逻辑单元(块)中,如IOB与IOB,CLB与CLB之间.选择一个需要移动的源, 找到需要交换的目标。按住【Ctrl】键单击,或选择【Edit】→【Swan】选项。

■交换部件引脚:选择一个引脚,找到需要交换的另一个引脚.按住【Ctrl】键中击,或选择【Edit】→【Swap】选项.

■使用探点(Probes):在底层编辑器巾叫以增加、删除和保存探点,以方使对设计的调试等.

● 增加探点:选择【Tools】→【Probes】选项,弹出【Probe】对话框.单击【Add】按钮,出现【Define Probe】对话框,如图1所示。

对话框图

图1【Denne Pmbe】对话框

其中【Pin Name】文本框用于设置探点名,【Select Net】下拉列表用于设置探点位置。在【elect Pt Numbers】选项组中可以选择手动和自动模式,自动模式将会自动分配一个输出引脚;而手动摸式可以有选择地输出.选择后单击【>】或【>>】按钮,将最终确定引脚。单击【OK】按钮将所设置的探点引到相应的引脚,同时显示该探点的输出延迟,如图2所示.可以将不同的探点用不同的颜色加以区分,为此在该窗口的右边选择所需的颜色,然后单击【Hilito】按钮来设置颜色。

编辑探点图



图2 编辑探点

● 删除探点:选择需要删除的探点,然后单击图3所示对话框右边工具栏中的【delete】按钮。

● 编辑探点:单击图4所示对话框中的【Edit】按钮可以重新编辑探点。

● 保存探点:在图4所示对话框中单击【Save Probes....】按钮,保存扩展名为.scr的脚本文件。

● 生成新的位流文件:完成探点的设置后,布局布线后的设计文件被修改。需要生成新的FPGA位流文件,以便下载到逻辑器件中。单击图4所示对话框中的【Bitgen...】按钮,执行生成工具。

● 下载设计:单击图4所示对话框中的【Download 】按钮,执行iMPACT下载工具。

(6)设计校验。在底层编辑器中可利用设计规则校验【Design Rule Check,DRC】和延迟计算【Delay Calculator】工具来校验逻辑设计,该校验可以检查设计中的逻辑和物理级设计错误,校验后的错误信息包括不完善和未完成的布线及逻辑单元。

■在对话框中运行规则校验,指定需要校验的逻辑单元、引脚、信号路径及网线等,如果需要校验整个设计,不用进行任何指定。

■选择【Tools】→【DRC】→【Setup】命令,打开【DRC】对话框,如图5所示。校验类型对应的单选按钮为【Net Check】、【Block Check】、【Chip Check】和【An Check】。校验对象可选择【All Objects】或【Selected Objects】单选按钮。校验后的报告可以选择提示所有的信息的【All Messages】或仅提示错误信,【Error Messages】单选按钮。

对话框图

图5 【DRC】对话框

■选择【Tools】→【DRC】→【Run】选项,运行设计校验,其结果出现在【History】窗口中。

■延时分析将统计驱动引脚到负载引脚之间的信号传播延迟,该延迟包括网线和路径的延时。首先选择需要统计的网线,然后选择【Irools】→【Delay】选项,或单击底层编辑器窗口右边工具栏中的【Delay】按钮,统计的延迟将出现在【 History】窗口中。

■选择相应的网线,单击底层编辑器窗口右边工具栏中的【Attrib】按钮。在弹出的对话框中切换到【Pins】选项卡,如图4所示,其中列出该网线的延时统计数据。

选项卡图

图4【Pins】选项卡



来源:ks992次

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

Bluespec支持加速器功能的RISC-V处理器将Achronix的FPGA转化为可编程SoC

关键字: RISC-V处理器 FPGA SoC

为无处不在的端侧设备插上AI的翅膀,AMD发布第二代Versal™ 自适应 SoC

关键字: AMD FPGA 自适应SoC AI 边缘计算

Pmod接口可以说是数字电路板的连接革命。随着科技的飞速发展,数字电路板间的通信与连接技术也在不断创新和进步。Pmod接口,作为一种新兴的数字接口标准,正逐渐成为数字电路板间通信的桥梁,为电子设备的连接和通信带来了革命性...

关键字: pmod接口 FPGA 数字电路板

近日举办的GTC大会把人工智能/机器学习(AI/ML)领域中的算力比拼又带到了一个新的高度,这不只是说明了通用图形处理器(GPGPU)时代的来临,而是包括GPU、FPGA和NPU等一众数据处理加速器时代的来临,就像GPU...

关键字: FPGA AI 图形处理器

当我们提到成本优化型FPGA,往往与简化逻辑资源、有限I/O和较低制造工艺联系在一起。诚然,在成本受限的系统设计中,对于价格、功耗和尺寸的要求更为敏感;但随着一系列创新应用的发展、随着边缘AI的深化,成本优化型FPGA也...

关键字: AMD FPGA Spartan 边缘计算

全球领先的高性能现场可编程门阵列(FPGA)和嵌入式FPGA(eFPGA)半导体知识产权(IP)提供商Achronix Semiconductor公司宣布,该公司参加了由私募股权和风险投资公司Baird Capital举...

关键字: FPGA 智能汽车 eFPGA

全新 FPGA 能为嵌入式视觉、医疗、工业互联、机器人与视频应用提供高数量 I/O、功率效率以及卓越的安全功能

关键字: FPGA 嵌入式视觉 机器人

Altera致力于为客户提供端到端的FPGA、易于使用的AI、软件和弹性供应链。

关键字: FPGA AI

在半导体领域,大部分对于AI的关注都集中在GPU或专用AI加速器芯片(如NPU和TPU)上。但事实证明,有相当多的组件可以直接影响甚至运行AI工作负载。FPGA就是其中之一。

关键字: FPGA AI 半导体

半导体产品老化是一个自然现象,在电子应用中,基于环境、自然等因素,半导体在经过一段时间连续工作之后,其功能会逐渐丧失,这被称为功能失效。半导体功能失效主要包括:腐蚀、载流子注入、电迁移等。其中,电迁移引发的失效机理最为突...

关键字: 半导体 电迁移 FPGA
关闭
关闭