当前位置:首页 > 工业控制 > 电子设计自动化
[导读]这一章我们来学习时序逻辑电路。时序逻辑电路的特点是任何时刻产生的稳定输出信号不仅与该时刻输入信号有关而且与它过去的状态有关。因此它是具有记忆功能的电子器件。它分为同步时序电路和异步时序电路。我们在学习

这一章我们来学习时序逻辑电路。时序逻辑电路的特点是任何时刻产生的稳定输出信号不仅与该时刻输入信号有关而且与它过去的状态有关。因此它是具有记忆功能的电子器件。它分为同步时序电路和异步时序电路。我们在学习时把这一章分为两节,它们分别是:§5、1 时序电路的概述§5、2 触发器

5、1 时序电路的概述

这一节我们来学习一些关于时序电路的概念,在学习时要注意同步时序电路和异步时序电路的区别


一:时序电路概述

同步时序电路的状态只在统一的信号脉冲控制下才同时变化一次,如果信号脉冲没有到来,即使输入信号发生变化,电路的状态仍不改变。
异步时序电路的状态变化不是同时发生的,它没有统一的信号脉冲(时钟脉冲用CP表示),输入信号的变化就能引起状态的变化。

二:时序电路的表示形式

时序电路按输入变量的依从关系可分为米里型和莫尔型。米里型电路的输出是输入变量的现态函数;莫尔型电路的输出仅与电路的现态有关。

一般用Qn(t)表示现态函数,用Qn+1(t)表示次态函数。它们统称为状态函数,一个时序电路的主要特征是由状态函数给出的。

三:时序电路的特征

时序电路中记忆功能是靠触发器来实现的,我们设计和分析时序电路的对象就是触发器。
描述时序电路时通常使用状态表和状态图,我们分析时序电路的方法通常是比较相邻的两种状态(即现态和次态)。

例 1:列出下表所示时序电路的逻辑表达式、状态表和状态图
逻辑表达式为:Qn+1=AQn+BQnF=A B+AB,
它的状态表为如下右图所示
状态图如下右图所示:

QnAB Qn+1 F 000 0 1001 0 0010 1 0011 1 1100 1 1101 0 0110 1 0111 0 1

§5、2触发器(第一页)

我们在学习触发器的时要注意以下几点:触发器的状态表状态图逻辑符号、特征方程以及各触发器的特点。常用的触发器有:R-S触发器、D触发器、T触发器和JK触发器。

一:R-S触发器和D触发器

R-S触发器 D触发器逻辑符号 特征方程 Qn+1=Sd+RdQn Qn+1=D状态表 状态图 功能概述

Sd=0,Rd=1时,触发器处于置位状态,次态=1
Sd=1,Rd=0时,次态=0,处于复位状态。
Sd=Rd=1时,触发器状态不变,处于维持状态。次态=现态
Sd=Rd=0时,次态=现态=1,破坏了触发器的平衡,触发器处于禁止状态。(工作是不允许出现这种情况)

当CP=0时,触发器不工作,处于维持状态。
当CP=1时,它的功能如下:
当D=0时,次态=0,
当D=1时,次态=1,
由此可见,当触发器工作时它的次态由输入控制函数D来确定。
(CP为时钟脉冲,它使触发器有节凑的工作)

例1、已知D触发器的CP脉冲、D输入端的输入波形,画出次态的波形图。

二:T触发器和JK触发器

T触发器 JK触发器逻辑符号 特征方程 Qn+1=TQn+TQn Qn+1=JQn+KQn状态表 状态图 功能概述

CP=0时,触发器不工作,处于维持状态
CP=1时,触发器的功能如下:
T=0时,次态=现态;
T=1时,次态与现态相反:触发器翻转

当CP=0时,触发器不工作,处于维持状态
当CP=1时,触发器的功能如下:
当JK为00,01,10时实现R-S触发器的功能
当JK为11时它实现T触发器的功能。

例1.已知T触发器的CP脉冲、T的输入波形,试画出输出波形。(如下左图)

例2.已知JK触发器的CP脉冲、JK的输入波形,画出输出波形。(如上右图)
三:基本触发器的空翻和振荡现象及解决
(1)触发器在应用中,CP脉冲期间控制端的输入信号发生变化或CP脉冲过宽,有时会使触发器存在空翻和振荡现象,它破坏了触发器的平衡。
(2)为了解决这个问题,必须改进电路设计,实际中常用的结构有三种类型:
主从触发器.它的类型有:主从R-S触发器、主从JK触发器。
维持阻塞触发器.维持就是在CP期间触发器完成其预定功能;阻塞就是在CP期间阻止触发器产生不应有的操作。它的类型有:维持阻塞D触发器。
边沿触发器.它分为上升沿触发、下降沿触发、上升下降沿同时触发三种情况。边沿触发也就是在CP脉冲上升或下降的瞬间,输出状态发生改变。

三:触发器的相互转换

基本触发器之间是可以互相转换的,JK触发器D触发器是两种最常用的触发器,别的触发器可以通过这两种触发器转化得来,它们之间也可相互转化。
JK触发器具有两个输入控制端,它转化为别的触发器十分方便。
我们转化后怎样判断它们的正确性呢?是根据各触发器的特征方程来验证。

例 1:已知D触发器,试把它转化为JK触发器。D触发器的特征方称为:Qn+1=DJK触发器的特征方称为Qn+1=JQn+KQn,由此可以看出转化电路如下左图

例 2:在上右图中F1是D触发器,F2是JK触发器,CP和A的波形如右上图所示,试画出Q1,Q2的波形.

从电路图中我们可以看到F1是在上升沿触发,F2是在下降沿触发.
所以波形图如右图所示:

 



来源:0次

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

锁存允许端(LE)的作用。当LE为高电平时,输出端(Q0至Q7)随输入数据端(D0至D7)的变化而变化。当LE为低电平时,输出端被锁存在已建立的数据电平,即使输入数据端发生变化,输出端的电平也不会改变。

关键字: 74ls373 锁存器 触发器

74LS175是一款4D触发器集成电路,它包含6个D触发器,这些触发器可以组合起来形成寄存器或抢答器等多种功能部件。

关键字: 74ls175 触发器 寄存器

对电路的复位往往是指对触发器的复位,也就是说电路的复位中的这个“电路”,往往是指触发器,这是需要注意的。

关键字: 复位电路 触发器 电路仿真

触发器是数字逻辑电路中的基本元件,用于存储二进制状态。RS触发器是最早的触发器类型之一,由两个与门和一个或门构成。基本RS触发器具有置位、复位和保持功能,其特性方程是描述触发器输入与输出之间逻辑关系的数学表达式。

关键字: 触发器 数字逻辑电路 二进制

当触发器的两个输入端加入不同逻辑电平时,它的两个输出端Q和Q有两种互补的稳定状态。一般规定触发器Q端的状态作为触发器的状态。

关键字: 与非门 rs触发器 触发器

本文中,小编将对触发器予以介绍,如果你想对触发器的详细情况有所认识,或者想要增进对它的了解程度,不妨请看以下内容哦。

关键字: 触发器 SR触发器 D触发器

在这篇文章中,小编将为大家带来施密特触发器的相关报道。如果你对本文即将要讲解的内容存在一定兴趣,不妨继续往下阅读哦。

关键字: 施密特 触发器

移位寄存器是一种基本的数字电路组件,常用于在计算机系统中进行数据的移位操作。它是由一串连续的触发器(一种存储设备)构成的,能够按照一定的规律将输入数据进行平移或循环移位。在本文中,我们将介绍移位寄存器的工作原理以及它在实...

关键字: 移位寄存器 计算机 触发器

(全球TMT2022年5月19日讯)面向当今片上系统(SoC)市场的Total IPTM解决方案领供商Arasan Chip Systems宣布其经硅验证的高性能、低功耗MIPI RFFE 3.0SM主机IP和移动行业...

关键字: TOTAL IP AN 触发器
关闭
关闭