当前位置:首页 > 工业控制 > 电子设计自动化
[导读]信号的反射可能会引起振铃现象

 信号的反射可能会引起振铃现象,一个典型的信号振铃如图1所示。

 


 

那么信号振铃是怎么产生的呢?

前面讲过,如果信号传输过程中感受到阻抗的变化,就会发生信号的反射。这个信号可能是驱动端发出的信号,也可能是远端反射回来的反射信号。根据反射系数的公式,当信号感受到阻抗变小,就会发生负反射,反射的负电压会使信号产生下冲。信号在驱动端和远端负载之间多次反射,其结果就是信号振铃。大多数芯片的输出阻抗都很低,如果输出阻抗小于PCB走线的特性阻抗,那么在没有源端端接的情况下,必然产生信号振铃。

信号振铃的过程可以用反弹图来直观的解释。假设驱动端的输出阻抗是10欧姆,PCB走线的特性阻抗为50欧姆(可以通过改变PCB走线宽度,PCB走线和内层参考平面间介质厚度来调整),为了分析方便,假设远端开路,即远端阻抗无穷大。驱动端传输3.3V电压信号。我们跟着信号在这条传输线中跑一次,看看到底发生了什么?为分析方便,忽略传输线寄生电容和寄生电感的影响,只考虑阻性负载。图2为反射示意图。

第1次反射:信号从芯片内部发出,经过10欧姆输出阻抗和50欧姆 PCB特性阻抗的分压,实际加到PCB走线上的信号为A点电压3.3*50/(10+50)=2.75V。传输到远端B点,由于B点开路,阻抗无穷大,反射系数为1,即信号全部反射,反射信号也是2.75V。此时B点测量电压是2.75+2.75=5.5V。

第2次反射:2.75V反射电压回到A点,阻抗由50欧姆变为10欧姆,发生负反射,A点反射电压为-1.83V,该电压到达B点,再次发生反射,反射电压-1.83V。此时B点测量电压为5.5-1.83-1.83=1.84V。

第3次反射:从B点反射回的-1.83V电压到达A点,再次发生负反射,反射电压为1.22V。该电压到达B点再次发生正反射,反射电压1.22V。此时B点测量电压为1.84+1.22+1.22=4.28V。

第4次反射:。。。 。。。 。。。第5次反射:。。。 。。。 。。。

如此循环,反射电压在A点和B点之间来回反弹,而引起B点电压不稳定。观察B点电压:5.5V-》1.84V-》4.28V-》……,可见B点电压会有上下波动,这就是信号振铃。

 


 

信号振铃根本原因是负反射引起的,其罪魁祸首仍然是阻抗变化,又是阻抗!在研究信号完整性问题时,一定时时注意阻抗问题。

负载端信号振铃会严重干扰信号的接受,产生逻辑错误,必须减小或消除,因此对于长的传输线必须进行阻抗匹配端接。

『本文转载自网络,版权归原作者所有,如有侵权请联系删除』

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除( 邮箱:macysun@21ic.com )。
换一批
延伸阅读

在芯片设计流程中,电子设计自动化(EDA)工具承担着关键角色。随着工艺节点向3/nm以下推进,传统EDA算法在处理复杂设计时面临计算效率与精度瓶颈。近年来,机器学习(ML)技术为EDA领域带来新突破,尤其在布线拥堵预测与...

关键字: AI EDA 机器学习

Altium Develop秉承“植根中国,服务中国”的开发理念,并在中国本地部署运行,是面向中国电子产业生态打造的云端协同研发平台,旨在连接设计、供应链与制造环节,推动更加高效、互联的电子研发协作模式。

关键字: EDA 芯片 半导体

2026年3月18日——中国数字EDA/IP龙头企业上海合见工业软件集团股份有限公司(简称“合见工软”)正式发布第二代数字设计AI智能平台——智能体UniVista Design Agent (UDA) 2.0​。此次升...

关键字: AgenticAI EDA 合见工软 UDA2.0 芯片设计

2026年2月13日,中国 ——服务多重电子应用领域、全球排名前列的半导体公司意法半导体 (STMicroelectronics,简称ST;纽约证券交易所代码:STM) 近日宣布与亚马逊云计算服务(AWS)拓展战略协作,...

关键字: AI 数据中心 EDA

香港2026年2月2日 /美通社/ -- 全球领先的互联网社区创建者 - 网龙网络控股有限公司 ("网龙"或"本公司",香港...

关键字: AI BSP EDA 网络游戏

在集成电路设计(EDA)领域,团队协作面临设计文件庞大、版本迭代频繁、依赖关系复杂等挑战。传统基于共享文件夹或本地备份的协作方式易导致文件冲突、历史丢失等问题。Git作为分布式版本控制系统,结合EDA工具特性进行定制化配...

关键字: EDA 集成电路

在电子设计自动化(EDA)领域,库文件管理是连接设计创意与工程落地的核心纽带。从元件符号的精准建模到工艺库的版本迭代,高效管理策略不仅能提升设计效率,更能避免因数据不一致导致的生产事故。本文将从符号创建规范、工艺库版本控...

关键字: EDA 电子设计自动化

在数字集成电路设计中,EDA约束文件是连接设计意图与物理实现的桥梁。其中,Synopsys Design Constraints(SDC)作为行业标准格式,通过精确描述时钟行为、路径延迟和物理规则,指导综合、布局布线及时...

关键字: EDA SDC语法

在SoC设计复杂度指数级增长的背景下,传统数字仿真与模拟仿真分离的验证模式已难以满足需求。混合信号协同仿真通过打破数字-模拟边界,结合智能覆盖率驱动技术,成为提升验证效率的关键路径。本文提出"协同仿真框架+动态覆盖率优化...

关键字: EDA SoC设计

在先进制程(7nm及以下)芯片设计中,版图验证的复杂度呈指数级增长。通过自动化脚本实现DRC(设计规则检查)和LVS(版图与电路图一致性检查)的批处理执行,可将验证周期从数天缩短至数小时。本文以Cadence Virtu...

关键字: EDA DRC/LVS脚本
关闭