当前位置:首页 > 工业控制 > 电子设计自动化
[导读] 典型ASIC设计具有下列相当复杂的流程: 1) 、结构及电气规定。 2)、RTL级 典型ASIC设计具有下列相当复杂的流程: 1) 、结构及电气规定。 2)、RTL级代码设计和仿真测试平台文件准备。 3)、为具有存储单元的模块插

典型ASIC设计具有下列相当复杂的流程:
1) 、结构及电气规定。
2)、RTL级 典型ASIC设计具有下列相当复杂的流程:
1) 、结构及电气规定。
2)、RTL级代码设计和仿真测试平台文件准备。
3)、为具有存储单元的模块插入BIST(Design For test 设计)。
4)、为了验证设计功能,进行完全设计的动态仿真。
5)、设计环境设置。包括使用的设计库和其他一些环境变量。
6)、使用 Design Compiler工具,约束和综合设计,并且加入扫描链(或者JTAG)。
7)、使用 Design Compiler自带静态时序分析器,进行模块级静态时序分析。
8)、使用 Formality工具,进行 RTL级和综合后门级网表的 Formal Verification。
9)、版图布局布线之前,使用PrimeTime工具进行整个设计的静态时序分析。
10)、将时序约束前标注到版图生成工具。
11)、时序驱动的单元布局,时钟树插入和全局布线。
12)、将时钟树插入到DC的原始设计中。
13)、使用 Formality,对综合后网表和插入时钟树网表进行 Formal Verification。
14)、从全局布线后的版图中提取出估算的时间延时信息。
15)、将估算的时间延时信息反标注到Design Compiler或者 Primetime。
16)、在Primetime中进行静态时序分析。
17)、在Design Compiler中进行设计优化。
18)、设计的详细布线。
19)、从详细布线的设计中提取出实际时间延时信息。
20)、将提取出的实际时间延时信息反标注到Design Compiler或者Primetime中。
21)、使用Primetime进行版图后的静态时序分析。
22)、在 Design Compiler中进行设计优化(如果需要)。
23)、进行版图后带时间信息的门级仿真。
24)、 LVS和DRC验证,然后流片。
设计和仿真测试平台文件准备。
3)、为具有存储单元的模块插入BIST(Design For test 设计)。
4)、为了验证设计功能,进行完全设计的动态仿真。
5)、设计环境设置。包括使用的设计库和其他一些环境变量。
6)、使用 Design Compiler工具,约束和综合设计,并且加入扫描链(或者JTAG)。
7)、使用 Design Compiler自带静态时序分析器,进行模块级静态时序分析。
8)、使用 Formality工具,进行 RTL级和综合后门级网表的 Formal Verification。
9)、版图布局布线之前,使用PrimeTime工具进行整个设计的静态时序分析。
10)、将时序约束前标注到版图生成工具。
11)、时序驱动的单元布局,时钟树插入和全局布线。
12)、将时钟树插入到DC的原始设计中。
13)、使用 Formality,对综合后网表和插入时钟树网表进行 Formal Verification。
14)、从全局布线后的版图中提取出估算的时间延时信息。
15)、将估算的时间延时信息反标注到Design Compiler或者 Primetime。
16)、在Primetime中进行静态时序分析。
17)、在Design Compiler中进行设计优化。
18)、设计的详细布线。
19)、从详细布线的设计中提取出实际时间延时信息。
20)、将提取出的实际时间延时信息反标注到Design Compiler或者Primetime中。
21)、使用Primetime进行版图后的静态时序分析。
22)、在 Design Compiler中进行设计优化(如果需要)。
23)、进行版图后带时间信息的门级仿真。
24)、 LVS和DRC验证,然后流片。


来源:ks990次

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

本来,process就是过程,是很自然的。但在舶来的BPR、BPM等流行的同时,process又变成流程了。那么,流程图为生么不是process chart呢?process analysis应该是过程分析还是流程分析?...

关键字: procedure 过程 流程

芯片一般是指集成电路的载体,也是集成电路经过设计、制造、封装、测试后的结果,通常是一个可以立即使用的独立的整体。如果把中央处理器CPU比喻为整个电脑系统的心脏,那么主板上的芯片组就是整个身体的躯干。对于主板而言,芯片组几...

关键字: 集成电路 流程 制造

根据市场调查公司的研究,到了2020年将会有超过5亿颗的新一代处理器采用FOWLP封装制程技术,并且在未来,每一部智能型手机内将会使用超过10颗以上采用FOWLP封装制程技术生产的芯片。

关键字: 封装 流程

摘要:为了解决无线个人局域网的速率和成本冋题,分析了ZigBee无线传感网络的体系结构,给出T以CC2430片上系统芯片为核心的ZigBee无线网络系统的硬件构成以及主节点的软件程序流程。

关键字: Zigbee CC2430 硬件 流程

在英特尔FPGA技术大会上,英特尔发布了全新可定制解决方案英特尔® eASIC N5X,帮助加速5G、人工智能、云端与边缘工作负载的应用性能。

关键字: 英特尔 5G asic

本文主要讨论电源分配结构三方面的转变:例如中间总线结构的面世;数字控制技术的出现;以及采用负载点电源管理技术的新趋势。

关键字: 电源 asic DSP

现如今,另一个棘手的问题来自难以预料的FPGA或ASIC最佳运行参数的变化。最终的特性结果有时会迫使设计人员在构建了初始硬件后更改他们的设计,从而导致他们在以下两个方面上很难做出决定:利用性能更低的产品抓住所需的市场商机...

关键字: 电源 FPGA asic

  引 言   为了实现网络信息处理,嵌入式系统中必须具有强大的网络连接功能。嵌入式系统的网络连接功能不仅需要传输信息,同时还必须具有相应的信息识别能力,以提高系统的网络安全性。

关键字: asic 嵌入式系统 ip

从近年来的全球汽车市场发展来看,石油价格在不断影响消费者行为并成为了汽车创新的推动力。虽然欧洲债务危机影响了汽车市场需求,但美国汽车市场已经开始复苏,而自2010年开始,新兴国家占全球汽车市场份额已超

关键字: asic SoC 安森美半导体 车载网络系统

  汽车导入电子元件的数量剧增。宝马(BMW)、奔驰(Mercedes-Benz)和奥迪 (Audi)三大车厂正加速汽车系统迈向电子化,三大车厂各系列高阶车款皆已包含超过一百个电子控制单元(EC

关键字: MCU asic 汽车电子 ecu
关闭