当前位置:首页 > 工业控制 > 电子设计自动化
[导读]莱迪思半导体公司近日发布了其LatticeSCTM系统芯片FPGA系列。该系列在高速应用中有着无以伦比的性能和连通性。LatticeSCFPGA采用富士通的90纳米CMOS工艺技术并用300毫米硅片制造,能够加速芯片至芯片、芯片至存储器、

莱迪思半导体公司近日发布了其LatticeSCTM系统芯片FPGA系列。该系列在高速应用中有着无以伦比的性能和连通性。LatticeSCFPGA采用富士通的90纳米CMOS工艺技术并用300毫米硅片制造,能够加速芯片至芯片、芯片至存储器、高速串行、背板及网络数据通道的连通性,提供“超级性能”。与LatticeSC器件一起发布的还有莱迪思的第二代低成本的LatticeECP2系列,也是采用了相同的90纳米工艺。

LatticeSC器件中集成了支持3.4Gbps数据率的高信道数的SERDES模块、提供业界领先的2Gbps速度的PURESPEED并行I/O、创新的时钟管理结构、以500MHz频率工作的FPGA逻辑、密集的RAM块以及莱迪思特有的针对成本优化(MACO)的嵌入式结构化ASIC模块的掩膜式阵列。

“LatticeSCFPGA带来了业界所有可编程逻辑产品中最高的性能和最强大的特性。LatticeSC系列与我们新的低成本LatticeECP2器件、非易失MachXO和LatticeXP器件一起,构建了市场上最广阔、最长的莱迪思FPGA产品线。”莱迪思公司市场副总裁StanKopec先生说道。“LatticeSC器件被设计成针对高性能基于协议的连通性的结构。”Kopec补充道。“LatticeSCFPGA支持一大堆协议,包括PCIExpress、SerialRapidIO、Ethernet、FibreChannel、SONET/SDH、SPI4.2,以及所有高性能存储器标准,包括DDR2、QDR2及RLDRAM。在一片FPGA中,这样的创新、集成、对标准的支持以及速度都是空前的。”Kopec先生总结道。

LatticeSC:高信道数的SERDES+flexiPCS
莱迪思FPSC(现场可编程系统芯片)是第一种将SERDES和嵌入式物理编码子层(PCS)模块集成在一片FPGA上的可编程逻辑器件。LatticeSC器件引领了新概念:高达32个SERDES信道、每个信道的数据率从600Mbps至3.4Gbps。为了支持驱动长度达到60英寸的背板应用,设计者可以使用SERDES内置的发送预加重及接收均衡特性。

LatticeSCSERDES还具有极低的典型功耗:在3.125Gbps的速率下,100mw/信道。抖动指标:总发送抖动在3.2Gbps速率下为0.29UI,总接收抖动容限是0.8UI。此外,LatticeSC器件还具备其它的一些可编程特性,诸如AC/DC耦合以及半速模式,能在用户实现设计的过程中为其提供非凡的灵活性。

FlexiPCS模块可以经过配置来支持一系列流行的数据协议,包括PCI-Express、1.02或 者2.04GbpsFibreChannel、GigabitEthernet(1000BaseX)、10GigabitEthernet(XAUI)、SerialRapidIO及SONET(STS-12/STS-12c、STS-48/STS-48c和TFI-5,支持10Gbps及以上速率)。FlexiPCS模块具有最佳的Ethernet和PCIExpress支持,拥有嵌入式的编解码物理层功能、时钟容限补偿、CRC发生/校验及多信道对齐功能。

莱迪思的创新:低成本优化(MACO)的掩膜阵列

虽然结构化的ASIC缺乏FPGA的灵活性,但由于其密度和性能,它们变得越来越流行。与全定制或者标准单元的ASIC不同,结构化的ASIC设计成本要低得多,因为它们只将一小部分掩膜用作定制。莱迪思在每一片LatticeSCFPGA中嵌入了多达12个结构化的ASIC模块,称为MACO模块。每个MACO模块大约有5万个ASIC门可用来实现需要最高性能、最小硅片面积和最低功耗的知识产权(IP)核。MACO模块还提供充足的至I/O引脚的布线连结、RAM块及可编程逻辑块。
莱迪思计划推出一系列LatticeSC器件,它们拥有预制的、覆盖许多要求高速连结的常见应用的模块。预制的、基于MACO的IP将包含莱迪思创新的flexiMAC多协议通信引擎,它支持多层协议,诸如PCIExpress、Ethernet、以及SPI4.2和高速DRAM/SRAM存储控制器。莱迪思将把这些标准MACOIP功能预先编程到其LatticeSC系列的特别版本中,称为M-系列。

LatticeSCPURESPEEDI/O:2Gbps超级性能和连通性
LatticeSCPURESPEEDI/O支持许多差分和单端I/O标准,包括LVTTL、LVCMOS、SSTL、HSTL、GTL+、LVDS、LVPECL和Hypertransport。每个LatticeSCI/O引脚含有一个输入延时(INDEL)对齐模块,该模块有间隔为40ps的144个抽头。对于高速源同步I/O,PURESPEEDI/O技术所特有的适应输入逻辑(AIL)模块能够对闭环引脚进行时序监控。该特性能够一位一位地动态地保持恰当的建立和保持时间裕量。采用这一特性,能够使设计在单个引脚上精确地支持高达2Gbps的速度。

LatticeSCFPGA还提供用于SDR、DDR1和DDR2接口的专用的变速箱逻辑。片上的时钟分频器支持变速箱逻辑的时钟要求,从而无需在此情况下使用通用的PLL/DLL资源。

LatticeSCFPGA提供低功耗的内部终端电阻(ODT),能够减小残存信号的长度,从而提高性能。器件上终端电阻的动态切换是自动完成的,支持诸如DDR2存储器等的标准。

FPGA结构和嵌入式块RAM
LatticeSC器件采用富士通的90纳米COMS工艺技术,结合经过优化的逻辑块和丰富的布线资源,制造出的FPGA结构可轻易地以达到500MHz的频率工作(例如:64位地址解码)。其阵列的基本逻辑元素是可编程功能单元(PFU),可以配置成逻辑、算术和分布式RAM/ROM功能。PFU分成四个片段,每个片段含有两个4输入的SRAM查找表(LUT),外加寄存器。这些片段可以独立配置并且能够串联,这样PFU就能完成更大的功能了。该系列的密度范围从15K到115K个LUT。

LatticeSC器件提供1至7.8兆位的能够以500MHz频率工作的嵌入式RAM块(EBR)。每个18Kb的sysMEMEBR块可以实现单口、双口、伪双口或者FIFO存储器。专用的FIFO支持逻辑使得LatticeSC器件能够有效地实现FIFO而无需耗费LUT或布线资源来产生标志位。

LatticeSCFPGA还集成了具有层次结构的时钟资源。与其它器件不同,LatticeSCFPGA既有PLL又有DLL资源,为时钟管理问题提供了“无折衷”的解决方案。

针对低功耗应用的1V核电源
LatticeSCFPGA结构具有业界独一无二的、拓展了工作范围的电源核,支持1.2V及1V的核Vcc电源。功耗要求很高的用户可以采用1V电源,从而将FPGA核心电源的功耗降低50%,与此同时,其性能仅仅降低了15%。

FreedomChip成本削减
对于大批量的应用,莱迪思还宣布了针对其LatticeSC系列的成本削减方法的计划。通过把选定的LatticeSCFPGA设计转换到引脚兼容的LatticeFreedomChip,客户能够将其价格降低50%。通过自动插入扫描逻辑,能用客户的网表来制造低成本的经过测试的定制芯片,而不需要与传统的结构化ASIC相伴的艰难的后端设计转换。

LatticeSCFPGA的应用实例
LatticeSCFPGA的一个典型的应用是在一个多重服务网络系统中的通用连通桥。单片LatticeSC器件能够支持当今网络中使用的多种数据流。为了进行流量整形,LatticeSC器件利用嵌入在结构化ASIC模块中的多个SPI4.2核,无缝地实现与多个10G网络处理器的接口。要缓冲这些更快的线速,需要高速存储器接口。LatticeSC支持所有最新的存储器标准。为了与兆兆位的交换结构接口,LatticeSCFPGA最多能够以32个SERDES信道来驱动系统背板,并且支持许多串行标准,如SerialRapidIO、SONET/SDH、PCIExpress、Ethernet以及FibreChannel。

设计工具及IP支持
ispLEVER®5.1版ServicePack2设计工具套件提供对LatticeSC器件的设计支持。ispLEVER工具能让设计者在同一个软件包中使用所有莱迪思的数字器件,并且包含来自MentorGraphics和Synplicity的仿真及综合工具。

莱迪思及其IP伙伴将提供大量的IP核,它们特别适用于大批量的应用。

价格及获取
LFSC25以600Mbps至3.4Gbps的速率工作,拥有8或16个SERDES信道,取决于封装选择。其FPGA结构具有25000个PFU,1.92兆位的嵌入式RAM块,以及6个MACO结构化的ASIC模块。LFSC25有900引脚的fpBGA和1020引脚的flipchipBGA两种封装形式。
 



来源:零八我的爱0次

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

近日,一则关于 AI 算力领域的消息引发行业震动!据科技网站 The Information 援引四位知情人士爆料,中国科技巨头阿里巴巴与百度已正式将自研芯片应用于 AI 大模型训练,打破了此前对英伟达芯片的单一依赖。

关键字: AI 算力 阿里 百度 芯片 AI模型

上海2025年9月5日 /美通社/ -- 由上海市经济和信息化委员会、上海市发展和改革委员会、上海市商务委员会、上海市教育委员会、上海市科学技术委员会指导,东浩兰生(集团)有限公司主办,东浩兰生会展集团上海工业商务展览有...

关键字: 电子 BSP 芯片 自动驾驶

9月1日消息,继小鹏、零跑后,现在小米汽车也宣布了8月的交付量。

关键字: 小米汽车 芯片

当地时间 8 月 22 日,美国芯片制造商英特尔公司宣布与美国联邦政府达成协议,后者将向英特尔普通股投资 89 亿美元,以每股 20.47 美元的价格收购 4.333 亿股英特尔普通股,相当于该公司 9.9% 的股份。

关键字: 英特尔 半导体 芯片

在当今数字化时代,人工智能(AI)和高性能计算(HPC)的迅猛发展对 GPU 芯片的性能提出了极高要求。随着 GPU 计算密度和功耗的不断攀升,散热问题成为了制约其性能发挥的关键因素。传统的风冷方案已难以满足日益增长的散...

关键字: 人工智能 高性能计算 芯片

8月20日消息,博主数码闲聊站暗示,9月底大概率只有小米16系列会亮相,其它骁龙8 Elite 2旗舰、天玑9500旗舰新品都将排到10月份,新机大乱斗会在国庆假期之后开始。

关键字: 小米雷军 芯片

8月21日消息,据媒体报道,英伟达宣布将自研基于3nm工艺的HBM内存Base Die,预计于2027年下半年进入小规模试产阶段,此举旨在弥补其在HBM领域的技术与生态短板。

关键字: 英伟达 黄仁勋 芯片 显卡

继寻求收购英特尔10%的股份之后,近日又有消息称,特朗普政府正在考虑通过《芯片法案》资金置换股权的方式,强行收购美光、三星、台积电三大芯片巨头的股份。若此举落地,美国政府将从“政策扶持者”蜕变为“直接股东”,彻底重塑全球...

关键字: 芯片 半导体

在集成电路设计流程中,网表作为连接逻辑设计与物理实现的关键桥梁,其分模块面积统计对于芯片性能优化、成本控制和资源分配具有重要意义。本文将详细介绍如何利用 Python 实现网表分模块统计面积的功能,从网表数据解析到面积计...

关键字: 网表 芯片 分模块

8月19日消息,封禁4个多月的H20为何突然又被允许对华销售,这其实是美国设计好的。

关键字: 英伟达 黄仁勋 芯片 显卡
关闭