当前位置:首页 > 工业控制 > 电子设计自动化
[导读]有经验的电源开发者都知道,在PCB设计过程中便对EMI进行抑制,便能够在最大程度上在最后的过程中为EMI抑制的设计节省非常多的时间。本文将为大家讲解PCB当中EMI设计中的规范步骤,感兴趣的朋友快来看一看吧。 IC的电

有经验的电源开发者都知道,在PCB设计过程中便对EMI进行抑制,便能够在最大程度上在最后的过程中为EMI抑制的设计节省非常多的时间。本文将为大家讲解PCB当中EMI设计中的规范步骤,感兴趣的朋友快来看一看吧。

IC的电源处理

保证每个IC的电源PIN都有一个0.1UF的去耦电容,对于BGACHIP,要求在BGA的四角分别有0.1UF、0.01UF的电容共8个。对走线的电源尤其要注意加滤波电容,如VTT等。这不仅对稳定性有影响,对EMI也有很大的影响。

时钟线的处理

1)建议先走时钟线。

2)频率大于等于66M的时钟线,每条过孔数不要超过2个,平均不得超过1.5个。

3)频率小于66M的时钟线,每条过孔数不要超过3个,平均不得超过2.5个

4)长度超过12inch的时钟线,如果频率大于20M,过孔数不得超过2个。

5)如果时钟线有过孔,在过孔的相邻位置,在第二层(地层)和第三层(电源层)之间加一个旁路电容、如图2.5-1所示,以确保时钟线换层后,参考层(相邻层)的高频电流的回路连续。旁路电容所在的电源层必须是过孔穿过的电源层,并尽可能地靠近过孔,旁路电容与过孔的间距最大不超过300MIL。

6)所有时钟线原则上不可以穿岛。下面列举了穿岛的四种情形。

跨岛出现在电源岛与电源岛之间。此时时钟线在第四层的背面走线,第三层(电源层)有两个电源岛,且第四层的走线必须跨过这两个岛。

跨岛出现在电源岛与地岛之间。此时时钟线在第四层的背面走线,第三层(电源层)的一个电源岛中间有一块地岛,且第四层的走线必须跨过这两个岛。

跨岛出现在地岛与地层之间。此时时钟线在第一层走线,第二层(地层)的中间有一块地岛,且第一层的走线必须跨过地岛,相当于地线被中断。

时钟线下面没有铺铜。若条件限制实在做不到不穿岛,保证频率大于等于66M的时钟线不穿岛,频率小于66M的时钟线若穿岛,必须加一个去耦电容形成镜像通路。以图6.1为例,在两个电源岛之间并靠近跨岛的时钟线,放置一个0.1UF的电容。

当面临两个过孔和一次穿岛的取舍时,选一次穿岛。

时钟线要远离I/O一侧板边500MIL以上,并且不要和I/O线并行走,若实在做不到,时钟线与I/O口线间距要大于50MIL。

时钟线走在第四层时,时钟线的参考层(电源平面)应尽量为时钟供电的那个电源面上,以其他电源面为参考的时钟越少越好,另外,频率大于等于66M的时钟线参考电源面必须为3.3V电源平面。

时钟线打线时线间距要大于25MIL。

时钟线打线时进去的线和出去的线应该尽量远。尽量避免类似图A和图C所示的打线方式,若时钟线需换层,避免采用图E的打线方式,采用图F的打线方式。

时钟线连接BGA等器件时,若时钟线换层,尽量避免采用图G的走线形式,过孔不要在BGA下面走,最好采用图H的走线形式。

注意各个时钟信号,不要忽略任何一个时钟,包括AUDIOCODEC的AC_BITCLK,尤其注意的是FS3-FS0,虽然说从名称上看不是时钟,但实际上跑的是时钟,要加以注意。

ClockChip上拉下拉电阻尽量靠近ClockChip。

I/O口的处理

各I/O口包括PS/2、USB、LPT、COM、SPEAKOUT、GAME分成一块地,最左与最右与数字地相连,宽度不小于200MIL或三个过孔,其他地方不要与数字地相连。

若COM2口是插针式的,尽可能靠近I/O地。

I/O电路EMI器件尽量靠近I/OSHIELD。

I/O口处电源层与地层单独划岛,且Bottom和TOP层都要铺地,不许信号穿岛(信号线直接拉出PORT,不在I/OPORT中长距离走线)。

几点说明

A.对EMI设计规范,设计工程师要严格遵守,EMI工程师有检查的权力,违背EMI设计规范而导至EMI测试FAIL,责任由设计工程师承担。

B.EMI工程师对设计规范负责,对严格遵守EMI设计规范,但仍然EMI测试FAIL,EMI工程师有责任给出解决方案,并总结到EMI设计规范中来。

C.EMI工程师对每一个外设口的EMI测试负有责任,不可漏测。

D.每个设计工程师有对该设计规范作修改的建议权和质疑的权力。EMI工程师有责任回答质疑,对工程师的建议通过实验后证实后加入设计规范。

E.EMI工程师有责任降低EMI设计的成本,减少磁珠的使用个数。

1次

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

在PCB设计的宏伟蓝图中,布局与布线规则犹如精密乐章中的指挥棒,是铸就电路板卓越性能、坚不可摧的可靠性及经济高效的制造成本的灵魂所在。恰如一位巧手的园艺师,合理的布局艺术性地编排着每一寸空间,既削减了布线交织的繁复迷宫,...

关键字: PCB 电路板

在电子产品的制造过程中,PCB(印刷电路板)的布局布线是至关重要的环节。它涉及到将电子元器件按照特定要求进行合理布置,并通过导线将它们连接起来,以实现电路的功能。布局布线的质量直接影响到产品的性能、可靠性和成本。因此,掌...

关键字: PCB 电路板

晶振,全称石英晶体振荡器,是一种电子元件,用于产生精确的时钟信号。在现代电子设备中,晶振就像心脏一样,为设备提供稳定的节拍。

关键字: 晶振 电路板

导电阳极丝(CAF,Conductive Anodic Filamentation)是一种在PCB中可能发生的电化学现象。当PCB处于高温高湿环境时,在电压差的作用下,内部的金属离子沿着玻纤丝间的微裂通道与金属盐发生电化...

关键字: PCB 电路板

PCB烘烤的程序其实还蛮麻烦的,烘烤时必须将原本的包装拆除后才能放入烤箱中,然后要用超过100℃的温度来烘烤,但是温度又不能太高,免得烘烤期间水蒸气过度膨胀反而把PCB给撑爆。

关键字: PCB 电路板

印制电路板(PCB)布线在高速电路中具有关键的作用,但它往往是电路设计过程的最后几个步骤之一。高速PCB布线有很多方面的问题,关于这个题目已有人撰写了大量的文献。本文主要从实践的角度来探讨高速电路的布线问题。主要目的在于...

关键字: PCB 电路板

在缺乏电路板图纸的情况下,维修电路板可能会显得颇具挑战。然而,只要掌握一定的方法和技巧,你仍然能够有效地解决许多常见问题。

关键字: PCB 电路板

PCB线路板过孔堵上的主要目的是防止波峰焊或回流焊时锡液贯穿孔洞引发短路,同时避免助焊剂残留、锡珠弹出等问题,确保贴装精度和信号完整性。

关键字: PCB 电路板

在PCB设计中,材料选择是至关重要的环节。为了在保证性能的基础上降低成本,我们应优先考虑性价比高的材料。通过深入了解不同材料的特性、价格及供应情况,我们可以找到最适合当前设计需求的材料,从而实现性能与成本的双重优化。

关键字: PCB 电路板

去耦电容主要用于抑制电源电压波动,为芯片提供瞬态电流补偿。例如,当芯片突然需要大电流时,去耦电容能快速补充电荷,避免电源轨电压跌落。旁路电容针对高速数字电路(信号上升/下降时间短、主频>500kHz),吸收高频噪声和浪涌...

关键字: PCB 电路板
关闭