摘要:给出了使用verilogHDL语言对锁相环进行基于FPGA的全数字系统设计,以及对其性能进行分析和计算机仿真的具体方法。该方法采用综合仿真工具QuartusU8.0来对数字锁相环进行输入设计、功能时序仿真及器件编程。仿真结果表明:该方法可通过在传统数字锁相环基本结构的基础上增加自动变模控制模块来有效解决缩短捕捉时间和减小同步误差之间的矛盾。
得捷芯闻解码研习站第二期:传感器赋予设备感知万物之力
野火F103开发板-MINI教学视频(大师篇)
自己动手从0到1写嵌入式操作系统
UART,SPI,I2C串口通信
零基础电路学(上部)
内容不相关 内容错误 其它