摘要:给出了使用verilogHDL语言对锁相环进行基于FPGA的全数字系统设计,以及对其性能进行分析和计算机仿真的具体方法。该方法采用综合仿真工具QuartusU8.0来对数字锁相环进行输入设计、功能时序仿真及器件编程。仿真结果表明:该方法可通过在传统数字锁相环基本结构的基础上增加自动变模控制模块来有效解决缩短捕捉时间和减小同步误差之间的矛盾。
泰克全栈式电源测试解决方案来袭,让AI数据中心突破性能极限
成就高薪工程师的非技术课程
STM32视频教程及学习文档
编程魔法师之多按键
微信小程序-项目实战开发全集
内容不相关 内容错误 其它