在7nm及以下制程的纳米级芯片中,供电网络(PDN)的阻抗控制已成为制约芯片性能的核心瓶颈。某5nm SoC在3.3V供电下,因PDN阻抗超标导致核心电压波动超过±5%,触发芯片降频保护机制。本文提出基于0.5mΩ目标阻抗的PDN协同仿真流程,结合埋入式电源轨(BPR)、纳米硅通孔(nTSV)及片上电容(MIMCAP)技术,实现PDN阻抗降低80%以上的效果。
分享设计槽点,寻找华邦电子为您带来的小确幸
PADS 9.5 pcb视频零基础入门实战教程
成就高薪工程师的非技术课程
C 语言中的 const 精讲 塔菲石二讲 之(1)
、深度剖析 C 语言 结构体/联合/枚举/位域:铂金十三讲 之 (12)
内容不相关 内容错误 其它