BIT设计

关注0人关注
我要报错
  • 一种基于FPGA的应急动力装置控制单元超转保护系统设计

    摘要:提出一种基于现场可编程逻辑门阵列(Field Programmable GateArray,FPGA)的超转保护系统设计方案。该系统采用三余度采集、控制架构,通过软件及逻辑表决控制单元及BIT检测单元,进一步提升了超转保护系统的可靠性。相较于传统的基于CPU的转速采集系统,其具备并行处理、运算速度快、功耗低、实时性强等特点,同时能释放大量CPU资源。该设计具备较强的通用性和实用性,对应急动力装置电子控制单元的超转保护系统设计具有一定的参考借鉴意义。