减少FPGA的功耗可带来许多好处,如提高可靠性、降低冷却成本、简化电源和供电方式、延长便携系统的电池寿命等。无损于性能的低功耗设计既需要有高功率效率的FPGA架构,也需要有能驾驭架构组件的良好设计规范。 本文
随着FPGA的密度越来越高,设计者们正在节能降耗方面取得越来越多的进展。出现降低功耗这一趋势的另一个原因是FPGA正在越来越广泛地应用于智能手机、媒体播放器、游戏机、卫星导航设备以及数码相机/摄像机等便携式设
随着便携式消费电子、工业、医疗、汽车电子及军品应用呈指数增长,系统必须采用能延长电池寿命的功耗较低的半导体器件。为响应这一需求,整个半导体行业一直努力提供高能效的芯片和系统。然而,如果具功耗意识 (pow
1月26日,等待大半年的苹果首款智能音箱HomePod终于在美国、澳大利亚以及英国地区(首批)开启预购,2月9日正式发售。其中,美国地区售价349美元(约合2230元),第二批发售国家和地区预计要等到春季。
Intel刚刚正式推出16核心Core i9-7960X、18核心Core i9-7980XE,著名玩家Der8auer就第一时间上手i9-7980XE,来了一番开盖极限超频。
传统的雷达技术具有非常广泛的应用。如机载、舰载、基地雷达可以对运动目标进行检测、成像;在气象、航管、遥感等领域,我们可以借助雷达实现气象预报、交通管制、资源勘查等
时钟同步问题讲完了,下面就开始讲讲soc中另一种常见的情况,有时为了考虑到功耗,性能的问题,某个模块可能在某一种情况下工作在一个频率,另一种情况下工作在另一种频率,
TI 的全新 ADS1298 采用 8 个通道的 PGA 以及一个单独的 24 位 Δ-Σ ADC;威尔逊中心终端、功能增强的戈德伯格终端及其放大器,实现了完全标准的 12 导 ECG 集成模拟前端。与分立实施相比,ADS1298 缩减了组件数并降低了高达 95% 的功耗,每通道仅需 1mW 的功效,同时客户还可获得最高级别的诊断准确度。
“以太网为何如此耗电?”是一个很常见的问题。典型的有功功率10/100 Mbps 以太网物理层(PHY)收发器耗电为110mW~300mW,而10/100/1000Mbps千兆以太网PHY耗电为450mW~1000mW。
1 引言:功耗在芯片设计中的地位长期以来,设计者面临的最大挑战是时序收敛,而功耗处于一个次要的地位。近年来,下面的因素使功耗日益得到设计者的关注:1)移动应用的兴起
新思科技(Synopsys, Inc.,纳斯达克股票代码:SNPS)日前宣布:2015.12版PrimeTime®静态时序分析工具提供了重大增强功能,可应对FinFET设计中的时序与功耗收敛挑战。新PrimeTime技术不但大幅缩短了周转时间(TAT),
摘要:根据穿戴式医疗设备低成本、高性能、高集成度和续航时间长的特点,对比了当前主流的低功耗微控制器(MCU)系列,分析得出ARM Cortex M0+内核的MCU系列适合该领域的产品
在过去的5到10年,移动技术的创新给电子行业带来了巨大变化,既包括基础架构方面,也包括服务器、云端和移动数据等方面的变化。不同的应用对于处理器的要求不同,服务器对性能的要求较高,而便携设备则更侧重在功耗上
单片机的功耗是非常难算的,而且在高温下,单片机的功耗还是一个特别重要的参数。暂且把单片机的功耗按照下面的划分......
数字信号处理芯片(DSP) 具有高性能的CPU(时钟性能超过100MHZ)和高速先进外围设备,通过CMOS处理技术,DSP芯片的功耗越来越低。这些巨大的进步增加了DSP电路板设计的复杂性,并且同简单的数字电路设计相比较,面临更多相似的问题。
低功耗蓝牙(BluetoothLow Energy),简称BLE。蓝牙低能耗无线技术利用许多智能手段最大限度地降低功耗。蓝牙2.1+EDR/3.0+HS版本(通常指“标准蓝牙技术”)与蓝牙低能耗(BLE)技术有许多共同点:它们都是低成
嵌入式无线技术是嵌入式进程或系统与无线通信接口的组合。方兴未艾的嵌入式无线系统,正催生出各种新型工业、商业和住宅建筑自动化应用,并且还为消费、医疗和农业系统带来
在自动化的许多领域,有效性的要求越来越高,因而对自动化系统的容错水平的要求也变得越来越高,尤其在设备停机代价非常大的场合。为了满足这些严格的要求,在DCS系统中通常
智能设备包括很多类,有大有小,例如机器人、无人飞行器、IoT物联网设备、智能家居设备、可穿戴设备等等。这些智能设备上的计算中枢和服务器、桌面、平板、手机有着很多不同,各自有各自的特点。在服务器、桌面、手