1. 概述 MM58167B作为总线型微处理系统中的实时时钟源,其内部包括一个可寻址的实时计数器、56 bit片内RAM和两个输出中断,而且POWER DOWN引脚的有效信号可使芯片进入省电工作模式。该芯片的时间基准是一个32.768
并行总线(MIII总线)是某型火控设备的专用数据通信总线。为了实现PC与挂接在MIII总线上的电子设备之间的通信,文中给出了MIII总线与RS422通信协议转换板的的主要功能和总体设计方案。该方案利用FPGA(可编程逻辑器件)和VerilogHDL(硬件描述语言),并采用Top-D-own电子设计自动化技术来对各功能模块进行划分和设计开发,可实现并行MIII总线与RS422通信协议之间的转换。
摘要:为解决某型卫星信息采集系统中陀螺组合数据等的实时通讯问题,提出了利用CAN 总线实现整个信息采集系统设计。与一般信息采集系统相比,该系统下位机采用TMS320F2812 型DSP,利用其eCAN 模块作为数据发送
基于FPGA的MⅢ总线与RS422通信协议转换板的设计
摘要:为解决某型卫星信息采集系统中陀螺组合数据等的实时通讯问题,提出了利用CAN 总线实现整个信息采集系统设计。与一般信息采集系统相比,该系统下位机采用TMS320F2812 型DSP,利用其eCAN 模块作为数据发送
为了延长PROFIBUS-DP总线的传输距离、增加总线上的负载数目和提高通讯的稳定性,文中给出了一种基于FPGA的PROFIBUS-DP总线光电收发器模块来实现信号在RS-485双绞线与光纤两种介质之间的相互转换方法。
1 引言 现场总线是信息技术、网络技术的发展在控制领域的体现,是自动化技术发展的热点之一。因其具有数字化、开放性、分散性以及对现场环境的适应性等特点而获得了非常广泛的应用。目前,已逐渐成熟并对工业
基于PROFIBUS总线的涡轮增压器生产线数据采集系统的设计
Adsp-TS101性能比ADSP21160有显著提高,且与之兼容,使得以ADSP21160开发的产品升级快速、简捷。Adsp-TS101是64位处理器,工作在250 MHz时钟下,可进行32位定点和32位或40位浮点运算,提供最高1500 MFLOPS(Million
引言 I2S(InterIC Sound Bus)是飞利浦公司针对数字音频设备之间的音频数据传输而制定的一种总线标准,采用沿独立的导线传输时钟与数据信号的设计,通过分离数据和时钟信号,避免了时差诱发的失真。I2S总线简单
嵌入式系统中I2S总线数据通信的软件模拟
Adsp-TS101性能比ADSP21160有显著提高,且与之兼容,使得以ADSP21160开发的产品升级快速、简捷。Adsp-TS101是64位处理器,工作在250 MHz时钟下,可进行32位定点和32位或40位浮点运算,提供最高1500 MFLOPS(Million
本文分析和研究了CSDB总线的协议,并介绍了通过计算机的RS-232串口及相应电平转换电路,基于LabVIEW7.1软件开发平台实现的计算机与UUT的双向通信。其中,支持通信的软件实现是关键。 图1 CSDB总线结构
摘要 介绍模拟I2C总线的多主节点通信原理,并提出一种新的实现方法。这种采用延时接收比较来实现仲裁的方法,可使不具有I2C接口的普通微控制器(MCU)能够实现模拟I2C总线的多主通信,同时对I2C总线的推广起到了积极
1 前言 由于数字电源的控制灵活、结构变化灵活、调节、维护方便和造价低的一系列优点,代表了电源技术的发展方向。而在数字电源中,总线技术发挥了很重要的作用,本文结合数字电源中常用的总线技术加以介绍。
AMBA片上总线 AMBA 2.0规范包括四个部分:AHB、ASB、APB和Test Methodology。AHB的相互连接采用了传统的带有主模块和从模块的共享总线 ,接口与互连功能分离,这对芯片上模块之间的互连具有重要意义。AMBA
基于AMBA片上总线的片上系统
SD 协会今日宣布推出新型的双排针内存卡设计,使得 SDXC 与 SDHC 设备和内存卡的总线界面速度每秒最高可达 300 MB。由于可完全向后兼容,使得配备了该设计的设备能够充分运用任何的 SD、SDHC 与 SDXC 内存卡。精选 S
SD 协会今日宣布推出新型的双排针内存卡设计,使得 SDXC 与 SDHC 设备和内存卡的总线界面速度每秒最高可达 300 MB。由于可完全向后兼容,使得配备了该设计的设备能够充分运用任何的 SD、SDHC 与 SDXC 内存卡。