当前位置:首页 > 晶心科技
  • 晶心科技和Deeplite携手合作高度优化深度学习模型解决方案

    2019年12月31日—32/64位高效能、低功耗、精简RISC-V CPU 核心的领导供货商、RISC-V基金会创始白金会员晶心科技,与Lightweight Intelligence™ 的创建者,总部位于加拿大蒙特利尔的新创公司Deeplite, Inc.,今日宣布将携手合作,在基于AndeStar™ V5架构的晶心RISC-V CPU核心上配置高度优化的深度学习模型,使AI深度学习模型变得更轻巧、快速和节能。 近年来,诸如支持人工智能(AI)的家庭助理等智能装置如雨后春笋般普及,为将极精简的深度学习模型应用至日常生活提供了理想平台。为追求低功耗和低计算资源且有效运行,智能装置必须易于使用并能实时响应使用者请求。如今,因应复杂的AI模型计算和功耗需求,大多数智能装置必须将用户数据和需求发送至云端执行AI处理,再将结果传回智能装置。 晶心科技和Deeplite联手推出解决方案,使诸如智慧家庭助理的人机互动界面可以在本地操作,且几乎不需要联机至云端;当智能家庭助理通过小型摄像机侦测到人时,装置将会自动“唤醒”。其目标为优化在第一个采用DSP SIMD ISA的商业RISC-V核心Andes A25和D25F上运行的深度学习模型,适用于低成本的AI边缘计算应用。该团队从在13MB大的Visual Wake Words(VWW)视觉唤醒关键词数据集上训练的MobileNet模型开始,使用Deeplite的硬件感知优化引擎,在精准度只降低1%的情况下,自动发现、训练和运用小于188KB的新模型。 “我们发现越来越多的行业需要在我们具有DSP指令的RISC-V核心如A25和D25F上运行嵌入式、优化的深度学习模型以加速深度学习演算,”晶心科技首席技术官暨执行副总苏泓萌博士表示,“Deeplite提供了一个可以在晶心内部使用的解决方案,同时也可以让我们的客户将在晶心RISC-V CPU核心上的深度学习算法运用到资源有限的边缘装置。” “我对于这次的合作感到非常兴奋!Deeplite不仅在最小精度的影响下提供了高达69倍深度学习模型的优化,我们也自动化以前费时又容易出错的人工神经网络架构设计。”Deeplite, Inc. CEO Nick Romano表示,“过去需要花费数周反复测试才能完成的工作,现在可以在几个小时内自动完成!结合Deeplite的Lightweight Intelligence™ 和晶心最好的CPU,使我们更进一步将AI推广于日常生活中。” 透过将Deeplite领先业界的优化技术与晶心最先进的RISC-V CPU相结合,为如语音识别或人员侦测等所需的微控制器级内存及运算要求,原始设备厂商(OEM)和应用开发人员可以提供让用户可将数据保留在装置上,并且同时仍能提供在世界各地真实环境下AI需有的实时且无缝响应等优势。

    时间:2020-05-11 关键词: AI 晶心科技 深度学习

  • 晶心科技携手Tiempo Secure,共同推进RISC-V安全应用

    晶心科技携手Tiempo Secure,共同推进RISC-V安全应用

    物联网的兴起引起了人们对安全的严重担忧,特别是联网终端装置的安全性。根据Ericsson最新研究,到了2024年将会有超过220亿个IoT设备。虽然,目前常见解决方案采用以隔离运作的机制为基础,但是,在安全性认证方面始终存在一些限制。此外,将安全机制整合到物联网环境系统也变得更加复杂。反之,若在MCU或SoC架构中嵌入一个已被认证并且防篡改(tamper resistant)的安全组件硬件(Secure Element),将可实现更好的安全性。 Tiempo Secure开发出安全组件IP(TESIC),作为一个硬核(hard macro),这是当前具备最先进的安全传感器并能防止旁路攻击(side channel attack)和侵入攻击(intrusion attacks),且已通过CCEAL5 +产品安全等级。只要整合此安全组件于RISC-V SoC中,将使SoC的安全性达到CCEAL5 +产品安全等级,同时也不用担心功耗的上升。 “晶心科技提供了相当高效的RISC-V处理器,具有出色的效能并兼顾低功耗设计,”晶心科技首席技术官兼执行副总苏泓萌博士表示,“将Tiempo Secure取得CCEAL5 +认证的安全组件整合到AndesCore™ N22解决方案中,将使我们的客户能够应对物联网市场上最关键的安全应用。” “通过与晶心科技合作,我们能大幅提升基于RISC-V开发的IoT系统的安全性,”Tiempo Secure首席执行官Serge Maginot表示,“CCEAL5+认证的TESIC很容易嵌入晶心科技RISC-V处理器,并使RISC-V处理器开发人员能够轻松整合已认证的安全功能进入系统,例如安全启动(secure boot)、安全固件更新(secure firmware update)与iUICC等功能。” 只要将Tiempo Secure安全组件TESIC嵌入到晶心科技AndesCore ™ N22 RISC-V处理器,整个系统就可以通过最高级别的安全认证,包括CC EAL4 + / EAL5+PP0084和FIPS140-2,同时也解决了将安全机制整合至IoT系统的困难问题。

    时间:2020-02-07 关键词: 嵌入式 risc-v 晶心科技

  • 晶心科技携手Deeplite,共推极精简深度学习模型

    晶心科技携手Deeplite,共推极精简深度学习模型

    32/64位高效能、低功耗、精简RISC-V CPU核心的领导供货商、RISC-V基金会创始白金会员晶心科技,与Lightweight Intelligence™ 的创建者,总部位于加拿大蒙特利尔的新创公司Deeplite, Inc.,日前宣布将携手合作,在基于AndeStar™ V5架构的晶心RISC-V CPU核心上配置高度优化的深度学习模型,使AI深度学习模型变得更轻巧、快速和节能。 近年来,诸如支持人工智能(AI)的家庭助理等智能装置如雨后春笋般普及,为将极精简的深度学习模型应用至日常生活提供了理想平台。为追求低功耗和低计算资源且有效运行,智能装置必须易于使用并能实时响应使用者请求。如今,因应复杂的AI模型计算和功耗需求,大多数智能装置必须将用户数据和需求发送至云端执行AI处理,再将结果传回智能装置。 晶心科技和Deeplite联手推出解决方案,使诸如智慧家庭助理的人机互动界面可以在本地操作,且几乎不需要联机至云端;当智能家庭助理通过小型摄像机侦测到人时,装置将会自动“唤醒”。其目标为优化在第一个采用DSP SIMD ISA的商业RISC-V核心Andes A25和D25F上运行的深度学习模型,适用于低成本的AI边缘计算应用。该团队从在13MB大的Visual Wake Words(VWW)视觉唤醒关键词数据集上训练的MobileNet模型开始,使用Deeplite的硬件感知优化引擎,在精准度只降低1%的情况下,自动发现、训练和运用小于188KB的新模型。 “我们发现越来越多的行业需要在我们具有DSP指令的RISC-V核心如A25和D25F上运行嵌入式、优化的深度学习模型以加速深度学习演算,”晶心科技首席技术官暨执行副总苏泓萌博士表示,“Deeplite提供了一个可以在晶心内部使用的解决方案,同时也可以让我们的客户将在晶心RISC-V CPU核心上的深度学习算法运用到资源有限的边缘装置。” “我对于这次的合作感到非常兴奋!Deeplite不仅在最小精度的影响下提供了高达69倍深度学习模型的优化,我们也自动化以前费时又容易出错的人工神经网络架构设计。”Deeplite, Inc. CEO Nick Romano表示,“过去需要花费数周反复测试才能完成的工作,现在可以在几个小时内自动完成!结合Deeplite的Lightweight Intelligence™ 和晶心最好的CPU,使我们更进一步将AI推广于日常生活中。” 透过将Deeplite领先业界的优化技术与晶心最先进的RISC-V CPU相结合,为如语音识别或人员侦测等所需的微控制器级内存及运算要求,原始设备厂商(OEM)和应用开发人员可以提供让用户可将数据保留在装置上,并且同时仍能提供在世界各地真实环境下AI需有的实时且无缝响应等优势。

    时间:2020-02-06 关键词: risc-v 晶心科技

  • 晶心科技:力争推出更强大的RISC-V产品阵容

    晶心科技:力争推出更强大的RISC-V产品阵容

    自“中兴事件”爆发以来,“中国芯”变得愈加煎熬,而随着RISC-V的热度不断升高,越来越多的人们将它视为中国芯片发展的一条新出路和新希望。那么,RISC-V目前处于什么阶段?为什么中国市场对采用RISC-V架构拥有如此高的热情?其对中国半导体产业来说具有哪些方面的意义?又适用于哪些应用场景呢?近日,21ic特地邀请了晶心科技总经理林志明,围绕RISC-V的发展历程、生态现状、架构创新,以及开发实例等进行了详细分析。(晶心科技总经理林志明)1、晶心科技在2019年取得了哪些成绩?晶心科技在2019年整体营收表现亮眼,较2018年大幅成长70%。其中,截至2019年第三季,统计美国业绩的贡献度占比提升至30%;若以应用领域来看,以人工智能(AI)的业绩贡献度最高,占所有签约项目之一半。2、2019年晶心科技有哪些特别重大的产品或技术突破?因应快速发展的全球嵌入式系统应用,晶心科技致力成为创新高效能、低功耗32及64位处理器核心和相关开发环境的世界级创建者,近年更是积极推广RISC-V开源指令集架构,将研发嵌入式处理器IP 15年的丰富经验结合RISC-V技术,推出了AndeStar™ V5架构以及多样的V5系列RISC-V处理器。在2019年,晶心进一步推出更为丰富、强大的RISC-V产品阵容,包括:• AndesCore™ RISC-V多核心处理器A25MP和AX25MPA25MP和AX25MP是第一款具备完整DSP指令集(RISC-V P-extension)的商用RISC-V核心,具备高速缓存一致性管理(cache-coherent)的多核处理器,和基于晶心草拟并捐赠给RISC-V基金会的DSP指令集,可支持多达四个CPU核心。此外,同时具备对Linux对称多重处理(SMP)架构的支持,将RISC-V处理器的效能提升至更高的水平,助AI、先进驾驶辅助系统(ADAS)等需要高度运算能力的应用大幅提高性能。• Andes Custom Extension™ (ACE)除了一般功能以外,RISC-V规格预留了客制指令集的空间,以便于加入Domain-Specific Architecture/Acceleration(DSA)扩充,以支持如AI/机器学习、AR/VR、ADAS及新世代存储和连网等设计。客制化指令能大幅强化应用性能,同时兼顾可编程性。然而,设计新指令需CPU专业知识及大量人力来修改既有的处理器硬件和相关软件工具,并确认其功能无误,因此加入客制化指令对许多SoC设计团队来说并不容易。不过,只要透过晶心的Andes Custom Extension™ (ACE)设计环境,便可大幅简化加入客制化指令的步骤。ACE对熟悉Verilog和C语言设计的工程师来说相当容易上手,ACE语法仅需较少的程序代码便可打造多元的功能。藉由取代baseline指令的一串序列,ACE指令不仅可加快应用,还可降低功耗及程序代码大小,有助突破应用设计瓶颈。由于RISC-V特点在简洁、模块化以及可扩充性,晶心所提供的ACE可让工程师易于增加他们所喜欢的客制化指令集。结合ACE及晶心高度优化的V5系列处理器后,便能大幅提升性能,达成高效能的设计目标。而在应用上,这样的环境和特点也特别适合于目前正在起飞的AI应用,所以ACE也获得客户高评价与高度采用。• 晶心自有DSP指令集与RISC-V P-extension之关系对许多处理例如语音、音频和影像等数字讯号的嵌入式应用,仅使通用型指令集是不够的,它们所需要的是高效能DSP指令集。为响应对RISC-V ISA中DSP功能的高度需求,晶心身为RISC-V基金会创始白金会员(Platinum Member),担任RISC-V基金会P-extension项目群组(Task Group)的主席,将经业界实证的自有DSP指令集P-extension捐赠给RISC-V基金会,成为自选的RISC-V扩充模块之一。是全世界第一家推出RISC-V带着P-extension的数字讯号处理微处理器的公司,也获得市场的好评并广泛采纳。晶心具DSP功能的处理器方案包括了编译程序、DSP函式库和仿真器等完整支持工具。它们使用于多任务串接卷积神经网络(MtCNN)人脸侦测算法的PNet上时加速了超过7倍之多。当使用CIFAR-10这组常用于训练机器学习和计算机视觉算法的影像来执行影像分类性能评比测试时,它们更将性能提升了一个数量级以上。在2019年第四季度,晶心发表将于2020年推出的更为强大RISC-V产品阵容,包括:• AndesCore™ 27系列处理器核心AndesCore™ 27系列处理器核心为RISC-V指令集架构中领先支持向量延伸架构(RISC-V V-extension)的处理器。同时,晶心也重新设计内存存取子系统,加速存取的带宽以及效率。藉由AndesCore™ 27系列处理器,晶心为RISC-V产业界提供了前所未有的高效能和灵活性,并领先于其他RISC-V处理器供货商,带领RISC-V架构真正进入可延伸性计算效能(Scalable Performance)的领域。27系列将优先推出32位处理器A27与64位处理器AX27和NX27V,它们分别衍伸于晶心已经在市场验证的25系列处理器核心,支持最新的RISC-V规格、系统平台设计、与累积过去14年的研发经验所打造出的开发生态系统。A27与AX27专为运行Linux应用而量身订制,比前代25系列提供高出50%的内存带宽。NX27V包含一个支持RISC-V可扩展指令的向量处理单元(VPU),从基本设计上展开全向量化的运算,而非仅将现有进阶SIMD指令加以衍伸。• AndesCore™ 45系列处理器核心AndesCore™ 45系列处理器核心配备了高效的顺序执行及超纯量管线(In-order, Superscalar Pipeline)设计,可针对各种需高性能且低功耗的实时嵌入式系统提供解决方案,例如5G、车载讯息娱乐系统(IVI)、ADAS和固态硬盘(SSD)。45系列中将优先推出32位A45/D45/N45和64位AX45/DX45/NX45。45 A-系列可支持Linux操作系统并最多可扩展到四个内核;45 N-系列则支持RTOS的应用,而45 D-系列则支持RISC-V的SIMD/DSP指令集(P-extension)。所有45系列内核均采用顺序执行的8级双发射超纯量技术,并透过晶心的存储流水线设计,可以在不牺牲执行速度的情况下执行ECC,并且可以选择符合IEEE754的单精和双精度浮点运算单元(FPU)。• RISC-V向量扩展架构(Vector Extension)许多新兴应用,如AI、AR/VR、计算器视觉、加解密技术和多媒体应用等,需要对大量矩阵数据进行复杂的计算。不像其他高级SIMD架构,只能提供受架构所限制的、相对有限的性能,RISC-V向量扩展架构提供了一组功能强大的指令集,提供可缩放的数据宽度,灵活的微架构实现,并为系统级优化开放了内存子系统的配置。RISC-V向量延伸架构超越了当前任何可授权的RISC-V处理器核心技术,大胆地把RISC-V带入当今最炙手可热的市场。藉由向量延伸架构,晶心为RISC-V产业界提供了前所未有的高性能和灵活性,并领先于其他RISC-V处理器供货商,带领RISC-V架构真正进入可延伸性计算性能(Scalable Performance)的领域。3、汽车电子、5G和人工智能将给行业带来哪些机遇与挑战?晶心科技又是如何把握机遇、直面挑战的?由于RISC-V具备精简、模块化以及可扩充性的特性,给予开发者许多弹性空间,特别适合汽车电子、5G、AI和IoT等新兴应用,针对各种应用不同的需求,可灵活地“量身打造”。例如在AI方面,晶心现有的产品以及实际的成绩在AI的应用方面已获得极佳的成绩与回响。晶心的微处理器核心以及ACE产品线已经对客户开发AI的芯片有非常大的帮助。目前,晶心的AI应用的客户中,除了边缘运算以外,更已深入到数据中心跟服务器的应用。我们的客户在一个芯片里面嵌入了超过256个晶心的微处理器核心,或是超过1,000个微处理器核心,这样的应用也已经出现并成为事实。于这样的基础下,我们最近推出了27系列、45系列以及向量处理器系列,正是特别为AI而准备。4、晶心科技在生态建设方面有何布局?晶心生态系统合作伙伴超过145家,包括晶圆制造(Foundry)、电子设计自动化(EDA)、智能财产权(IP)、设计服务(Design Service)、硬件组件(Key Component)、软件开发工具(Development Tool)、中间件与应用软件(Middleware & Application)、操作系统及运行环境(Operating Environment)、学术教育(Academic & Education)、产业智库团体(Industry & Affiliations)等等,提供客户最佳解决方案。晶心更领头建立EasyStart联盟,携手超过15家ASIC设计服务合作伙伴,以晶心的V5 RISC-V处理器核心为客户提供完整RISC-V设计服务解决方案。5、2020年晶心科技有何市场计划?准备在哪些方面重点推进?2020年,我们将持续关注AI、互联网、云运算、边缘运算、车载电子、5G通信,以及安全性的应用需求,目前这几项也都是客户反馈迫切需求的应用。我们近期宣布的三项产品都已针对此方向提供解决方案,包括27系列、45系列以及Vector。在安全性的部分,RISC-V基金会的安全委员会(Security Committee)也特别关注,相信会在短期内修订并确定规格,一旦规格确定后,晶心也将推出主打安全性的RISC-V CPU解决方案。另外,针对车用电子功能安全国际标准ISO 26262的规定,晶心也已着手开发相关解决方案。6、除以上问题之外,关于此类话题的其他观点和想法,欢迎补充。晶心身为RISC-V基金会创始成员,将其多年在嵌入式CPU开发和支持多样化应用的丰富经验应用于提升RISC-V指令集架构,身为RISC-V基金会P-extension工作小组(Task Group)主席,将经业界实证的自有DSP指令集P-extension捐赠给RISC-V基金会,成为自选的RISC-V扩充模块之一,让晶心成为全世界第一家推出RISC-V带着P-extension的数字讯号处理微处理器的公司。晶心也积极投入业界盛事,并于两岸和美国硅谷主办多场RISC-V CON论坛,与生态系伙伴共同推广RISC-V。近日更晋升为白金会员(Platinum Member),并承诺将投入更多资源在RISC-V生态系统中,同时推出进阶的处理器解决方案,丰富RISC-V产品线,实现推动RISC-V成为处理器主流的愿景。

    时间:2020-02-03 关键词: 嵌入式 高端访谈 risc-v 晶心科技

  • 晶心科技借势RISC-V的“东风”,实现70%高速增长

    晶心科技借势RISC-V的“东风”,实现70%高速增长

    2019年是半导体各个行业的机遇期,对于半导体产业上下游的所有厂商,这一年可谓机遇和挑战并存,但是也有一些公司逆势取得了亮眼的成绩,晶心科技就是其中一家。在参加与非网年终专题《回顾 2019,展望 2020》时,晶心科技总经理林志明介绍,“晶心科技在 2019 年整体营收表现亮眼,较 2018 年大幅成长 70%。其中,截至 2019 年第三季,统计美国业绩的贡献度占比提升至 30%;若以应用领域来看,以人工智能(AI)的业绩贡献度最高,占所有签约项目之一半。”     晶心科技总经理林志明 从容应对两大挑战,实现70%高速增长 晶心科技在 2019 年主要面临两大挑战,第一,进入低阶微处理器市场的设计公司众多、良莠不齐,竞争激烈。为了做出市场区隔,晶心未来将放眼高阶市场,将研发及推广主力投注于更高阶的处理器;第二,由于晶心产品的广度持续提升,研发人力的需求不断增加,但资深研发人才不易觅得,这可能是短期内难以解决的挑战。 “2019 年,尽管芯片市场并不景气,晶心以快速推出产品以及快速移往高阶产品来因应,因此在 2019 年仍然获得 70%的高度成长,并会持续以此策略向未来迈进。” 林志明解释,“对于 2020 年的市场变化,我们仍然持续关注 AI、互联网、云运算、边缘运算、车载电子、5G 通信,以及安全性的应用需求,目前这几项也都是客户反馈迫切需求的应用。我们近期宣布的三项产品都已针对此方向提供解决方案,包括 27 系列、45 系列以及 Vector。在安全性的部分,RISC-V 基金会的安全委员会也特别关注,相信会在短期内修订并确定规格,一旦规格确定后,晶心也将推出主打安全性的 RISC-V CPU 解决方案。另外针对车用电子功能安全国际标准 ISO 26262 的规定,晶心也已着手开发相关解决方案。” 重点布局AI、工业物联网市场,推动RISC-V阵营发展 放眼 2020 年,业界普遍看好 AI、自动驾驶、工业物联网等热点领域,在 AI 方面,晶心现有的产品以及实际的成绩在 AI 的应用方面已获得极佳的成绩与回响。晶心的微处理器核心以及 ACE 产品线已经对客户开发 AI 的芯片有非常大的帮助。目前晶心科技的 AI 应用的客户中,除了边缘运算以外,更已深入到数据中心跟服务器的应用。有的客户在一个芯片里面嵌入了超过 256 个晶心的微处理器核心,或是超过 1,000 个微处理器核心,这样的应用也已经出现并成为事实。在此基础上,晶心科技最近推出了 27 系列、 45 系列以及向量处理器系列,正是特别为 AI 而准备。 此外,工业物联网也会特别重视安全,而晶心已和全球十家以上的安全解决方案供货商结盟,携手提供安全性解决方案,协助客户实现工业物联网的应用。 2020 年,晶心科技将持续布局 AI、物联网、5G、车用电子等热点领域,并着眼高阶处理器市场,其中最新宣布的 AndesCore 27 系列及 45 系列处理器核心皆将于 2020 年第一季正式量产授权。对于 2020 年的期待,晶心则持续以保持高度成长为目标。 林志明指出,“晶心作为 RISC-V 基金会创始成员,将其多年在嵌入式 CPU 开发和支持多样化应用的丰富经验应用于提升 RISC-V 指令集架构,并积极投入业界盛事,并于两岸和美国硅谷主办多场 RISC-V CON 论坛,与生态系伙伴共同推广 RISC-V。近日晶心科技晋升为白金会员(Platinum Member),并承诺将投入更多资源在 RISC-V 生态系统中,同时推出进阶的处理器解决方案,丰富 RISC-V 产品线,实现推动 RISC-V 成为处理器主流的愿景。” 晶心科技打造了强大的RISC-V产品阵容 为了满足全球嵌入式系统应用需求,晶心科技致力成为创新高效能、低功耗 32 及 64 位处理器核心和相关开发环境的世界级创建者,近年积极推广 RISC-V 开源指令集架构,将研发嵌入式处理器 IP 近 15 年的丰富经验结合 RISC-V 技术,推出 AndeStar V5 架构以及多样的 V5 系列 RISC-V 处理器。

    时间:2019-12-31 关键词: risc-v 晶心科技 行业资讯 回顾2019展望2020

  • 晶心林志明:推动RISC-V生态健康发展,企业不能只下载不共享

    晶心林志明:推动RISC-V生态健康发展,企业不能只下载不共享

    集微网消息,2010年,由加州大学伯克利分校牵头创立的新型指令集RISC-V正式出现在大家的视野中。这个全新微处理器指令集架构(ISA)的“横空出世”,不仅在处理器架构市场掀起了一股热潮,甚至被认为可能打破处理器芯片被X86架构和Arm构架长期垄断的局面。目前RISC-V基金会在全球范围已经有150多家会员,包括 Google、三星、英伟达(Nvidia)、Tesla、IBM、高通、NXP、西部数据(WD)等国际大厂,国内推广者包括芯原、杭州中天微、晶心、芯来、君正等。近两年,RISC-V在国内掀起一片热潮,被视作国产芯“自主可控”的发展契机。2018年还先后成立了中国RISC-V产业联盟、中国开放指令生态系统(RISC-V)联盟。有数据显示,中国有300家以上公司在关注RISC-V或以RISC-V指令集进行开发。晶心科技总经理林志明(右)和晶心科技技术长苏泓萌(左)近日晶心科技总经理林志明在接受集微网记者采访时表示,仅2018一年,内嵌晶心处理器内核的SoC芯片已超过10亿颗,截至2018年底历年累积数量也达到35亿颗,被广泛应用于物联网、语音识别、深度学习、电玩游戏、触控屏幕控制器、GPS、无线充电、存储、蓝牙、WiFi、网络设备和传感器等领域。据了解,晶心科技是RISC-V基金会创始会员,数个任务组的召集或共同召集人,也是RISC-V开源软件GNU/LLVM工具链及Linux核心相关软件的主要维护者之一,同时担任中国RISC-V产业联盟副理事长,非常积极共同推广RISC-V架构及生态系。在2018年,晶心科技除了持续支持V3架构外,于RISC-V架构系列,晶心推出32/64位、适合以Linux为基础的应用架构之嵌入式微处理器A25/AX25,其应用包括更高阶高价的产品,例如无人机、智能无线通信、网通、图像处理等应用。相比于X86和Arm这些主流架构严格的授权使用机制,RISC-V自创立之初就确定走开放、共享、安全的道路。然而,目前依然有很多国内公司习惯于“只下载,不上传”,这与RISC-V开源的核心理念相违背。但这也是现阶段一般企业的心态,着重利用资源,却少分享资源。对于此问题,林志明强调要正确理解RISC-V的开放:“对于RISC-V生态而言,想要其健康发展,那么就不能只下载(download)不贡献分享。”同时,他建议,可硬性规定公司在下载、完成开发后,开放部分研发内容,保留较为机密的部分,如此在遵循游戏规则及让公司存活间取得平衡。可许可参考伯克利软件套件(BSD)的开放来源软件授权模式。值得一提的是,因为中美贸易战加剧的原因,有业内人士分析,若双方态度强硬,对美国架构的RISC-V可能相对辛苦,对日商Arm来说则较有利。对此林志明告诉集微网记者,从目前来看中美贸易战对于RISC-V的发展还没有产生影响。虽然RISC-V基金会已吸引众多企业参与其中,但林志明也坦言,“RISC-V目前还不是很普遍”。当然生态的建立并非是一蹴即成的,因此林志明仍乐观表示,虽然目前整体RISC-V的生态不够成熟,但借鉴同为开放源的安卓(Android)成功先例,仍期待RISC-V未来在嵌入式CPU市场有高占有率。(来源:集微网)新品资讯:矽递科技Grove套件:无需硬件驱动或嵌入式开发,专为微软Azure服务而设计威世VCNL36687S接近传感器:小尺寸封装、集成信号处理IC和12位ADC亚德诺半导体EVAL-ADXL362评估板:兼容Arduino接口、自带LCD屏英飞凌IM69D120和IM69D130 XENSIV MEMS麦克风,为低失真和高信噪比而设计

    时间:2019-06-05 关键词: Linux risc-v 晶心科技

  • RISC-V掀热潮,但企业不能只下载不共享!

    2010年,由加州大学伯克利分校牵头创立的新型指令集RISC-V正式出现在大家的视野中。这个全新微处理器指令集架构(ISA)的“横空出世”,不仅在处理器架构市场掀起了一股热潮,甚至被认为可能打破处理器芯片被X86架构和Arm构架长期垄断的局面。 目前RISC-V基金会在全球范围已经有150多家会员,包括 Google、三星、英伟达(Nvidia)、Tesla、IBM、高通、NXP、西部数据(WD)等国际大厂,国内推广者包括芯原、杭州中天微、晶心、芯来、君正等。 近两年,RISC-V在国内掀起一片热潮,被视作国产芯“自主可控”的发展契机。2018年还先后成立了中国RISC-V产业联盟、中国开放指令生态系统(RISC-V)联盟。有数据显示,中国有300家以上公司在关注RISC-V或以RISC-V指令集进行开发。     晶心科技总经理林志明(右)和晶心科技技术长苏泓萌(左) 近日晶心科技总经理林志明在接记者采访时表示,仅2018一年,内嵌晶心处理器内核的SoC芯片已超过10亿颗,截至2018年底历年累积数量也达到35亿颗,被广泛应用于物联网、语音识别、深度学习、电玩游戏、触控屏幕控制器、GPS、无线充电、存储、蓝牙、WiFi、网络设备和传感器等领域。 据了解,晶心科技是RISC-V基金会创始会员,数个任务组的召集或共同召集人,也是RISC-V开源软件GNU/LLVM工具链及Linux核心相关软件的主要维护者之一,同时担任中国RISC-V产业联盟副理事长,非常积极共同推广RISC-V架构及生态系。 在2018年,晶心科技除了持续支持V3架构外,于RISC-V架构系列,晶心推出32/64位、适合以Linux为基础的应用架构之嵌入式微处理器A25/AX25,其应用包括更高阶高价的产品,例如无人机、智能无线通信、网通、图像处理等应用。 相比于X86和Arm这些主流架构严格的授权使用机制,RISC-V自创立之初就确定走开放、共享、安全的道路。然而,目前依然有很多国内公司习惯于“只下载,不上传”,这与RISC-V开源的核心理念相违背。但这也是现阶段一般企业的心态,着重利用资源,却少分享资源。 对于此问题,林志明强调要正确理解RISC-V的开放:“对于RISC-V生态而言,想要其健康发展,那么就不能只下载(download)不贡献分享。”同时,他建议,可硬性规定公司在下载、完成开发后,开放部分研发内容,保留较为机密的部分,如此在遵循游戏规则及让公司存活间取得平衡。可许可参考伯克利软件套件(BSD)的开放来源软件授权模式。 值得一提的是,因为中美贸易战加剧的原因,有业内人士分析,若双方态度强硬,对美国架构的RISC-V可能相对辛苦,对日商Arm来说则较有利。对此林志明告诉集微网记者,从目前来看中美贸易战对于RISC-V的发展还没有产生影响。 虽然RISC-V基金会已吸引众多企业参与其中,但林志明也坦言,“RISC-V目前还不是很普遍”。当然生态的建立并非是一蹴即成的,因此林志明仍乐观表示,虽然目前整体RISC-V的生态不够成熟,但借鉴同为开放源的安卓(Android)成功先例,仍期待RISC-V未来在嵌入式CPU市场有高占有率。

    时间:2019-04-15 关键词: risc-v 晶心科技 处理器架构

  • 晶心科技推出V5系列 最小的RISC-V核心N22瞄准嵌入式协议处理以及入门级MCU应用

    N22效能可达3.93 CoreMark/MHz、闸数可低至15K 具备高弹性界面和除错支持等功能 32/64位嵌入式CPU核心领导供货商晶心科技(TWSE: 6533),提供一系列高效能、低功耗、小面积核心的CPU 智财,宣布推出32位RISC-V CPU核心N22,瞄准高速通讯和储存等嵌入式协议处理应用,并适用于小型物联网及穿戴式装置等入门级MCU应用。N22可配置性高,为晶心RISC-V系列中最新也最小型的产品,可提供最低至15K闸数的配置设定,于28奈米最差制程条件下仍可达800MHz。除此之外,N22具备3.93 CoreMark/MHz的优异效能、高度弹性的系统与内存接口、以及向量中断控制器。另外,低脚位数的双线除错模块可降低SoC成本,而预先整合的MCU平台结合常用的周边装置则有助加速SoC设计。 「要符合现代高速通讯和储存市场的需求,CPU核心的功能光有高速运行还不够,」晶心科技总经理林志明表示,「为了满足广泛又多元的应用,其所需的协议处理 SoC相当复杂。此SoC不仅须以高带宽处理来实现数据传输率,软件更需具备弹性才能因应这些市场中业界采用的新标准和协议。此外,芯片的成本,通常决定于散布在各处极低闸数的单元,尤其所需的单元是几十个的规模。N22的高性能和精简设计,相当适合处理以高数据传输率运行中的协议封包。」 「N22为低闸数的两级管线核心,适合入门级MCU应用,例如小型物联网装置和穿戴式装置。N22支援16或32个 GPRs (通用功能缓存器)、可选用不同效能的分支预测、硬件乘/除法器、向量中断控制器以及晶心V5扩充功能,」晶心科技技术长暨执行副总经理苏泓萌博士表示,「除了晶心的专业开发环境,N22还提供了一系列来自RISC-V基金会丰富生态系统的编译程序、除错器及ICE/追踪探测工具。晶心于CPU研发领域耕耘多年,已推出成员众多的V3核心系列,其具备高效短管线以及许多实用的功能,包括硬件堆栈保护的StackSafe™ 、缩小程序代码大小的CoDense™与用于电源管理的PowerBrake,而N22就是这些丰富经验的结晶。除此之外,N22亦具备丰富的系统配置选项,例如Physical Memory Protection (PMP)、Platform-Level Interrupt Controller (PLIC)、快取和本地内存、私有总线接口、以及快速零延迟 (0-cycle)的IO界面。」 价格与供应状况 N22依照晶心科技目前的授权金和权利金收费模式定价,于今年2月推出并开放客户授权。

    时间:2019-03-05 关键词: MCU risc-v 晶心科技 嵌入式协议处理

  • 晶心科技宣布其新发布的处理器核心已具备ACE功能

    晶心科技宣布刚发表的AndeStar V5 CPU处理器核心N25/N25F、NX25/NX25F、A25及AX25已具备Andes Custom Extension (ACE)功能。晶心技术长暨资深副总经理苏泓萌表示,ACE对熟悉Verilog和C语言设计的工程师来说相当容易上手,ACE语法仅需较少程序码便可打造多元功能。ACE指令不仅取代了原始程序码的一串指令,还可降低功耗及程序码大小。 RISC-V为非营利组织RISC-V基金会所制定的开源指令集架构(ISA)。由于RISC-V具备精简、模块化及可扩充等优点,近期在各种重要应用领域迅速兴起。除了一般功能以外,RISC-V规格更预留了客制指令集的空间,以便于加入Domain-Specific Architecture/Acceleration (DSA)扩充,以支持如人工智能/机器学习、AR/VR、ADAS及新一代存储和连网等设计。 晶心指出,将研发嵌入式处理器IP逾十年的丰富经验结合RISC-V技术,推出AndeStar V5架构,现在进一步加上ACE,让嵌入式系统工程师更容易在V5处理器中添加客制化指令。 晶心进一步说明,客制化指令能大幅强化应用性能,同时兼顾可编程性。然而设计新指令需CPU专业知识及大量人力来修改既有的处理器硬件和相关软件工具,并确认其功能无误,因此加入客制化指令对许多SoC设计团队来说并不容易。 晶心强调,通过公司ACE设计环境,可大幅简化加入客制化指令步骤。工程师只须建立一个ACE描述档来定义输入/输出界面及以C语言描述的指令意涵,再加上一个相对应的精简Verilog档来描述其逻辑电路,即可利用Custom-OPtimized Instruction deveLOpment Tools (COPILOT) 工具于短短数分钟内产生具扩充指令的CPU和相关软件工具链。 由于COPILOT设计环境是自动产生ACE指令关键,能帮助SoC设计团队省去许多底层RTL设计工作,如运算码选取、指令译码、操作数参照、输入操作数存取、资料相依性检查及结果汇整。因此工程师能专注利用ACE的强大功能,而不是花费时间摸索CPU管线的运作方式。 ACE最强大的功能以高阶语法来描述指令,并自动产生RTL电路。如矢量语法让开发者能像设计纯量指令一样轻松设计出矢量指令,背景语法则能让需较长时间执行的ACE指令持续在背景同步执行,工程师也能利用自订暂存器及自订存储器设定任意位元宽度特点,让ACE指令执行宽位元输入和输出,而这些功能都有助处理器效能大幅提升。 另外,COPILOT除了能容易地产生工具链,也能自动产生测试矢量和交叉验证环境,帮工程师验证所设计的指令是否正确,让设计验证更为容易。 苏泓萌认为,ACE客制指令有助突破应用设计瓶颈,加上结合V5系列处理器后,便能大幅提升性能,达成高效能的设计目标。

    时间:2019-01-18 关键词: CPU 处理器 risc-v 晶心科技

  • 晶心科技推出于28奈米制程逾1.2 GHz的RISC-V处理器:A25/AX25及N25F/NX25F

    晶心科技产品应用多元,内嵌晶心处理器核心的SoC芯片累积数量已逾25亿颗。身为RISC-V基金会创始会员的晶心科技,宣布推出AndeStar™ V5高效处理器核心最新系列产品:一、AndesCore™ A25/AX25,适合以Linux为基础的应用,例如无人机、智能无线通信、网通、图像处理、先进驾驶辅助系统(ADAS)、储存、数据中心以及机器/深度学习等等;二、AndesCore™ N25F/NX25F,适合浮点密集型的多元应用,例如声音处里、先进马达控制器、卫星导航、高精度传感器融合以及高阶智能电表等等。 最新处理器核心IP系列产品中,A25及N25F为32位,而AX25和NX25F则为64位,在TSMC 28奈米HPC+制程下時脈皆能超過1.2GHz,且CoreMark/MHz高于3.5 ,单精度浮点运算WMIPS/MHz高于1.3。四款产品都具备动态分支预测、指令和数据快取、高速存取的区域性内存、防止软性错误(soft error)的第一级快取内存错误检查和纠正(ECC)、以及能大幅简化Domain-Specific Acceleration (DSA)设计的自定义指令集扩充Andes Custom Extension™ (ACE)。除了皆支持User/Machine 模式以外,A25/AX25更多了Supervisor模式以及内存管理单元(MMU),以运行Linux作業系統及其应用。在浮点运算方面,N25F/NX25F支持IEEE754兼容的单精度或单/双精度。针对机器学习等应用,晶心更将浮点运算的支持扩大至半精度,让载入/储存16位半精度数据时自动进行单精度/半精度的数据转换。上述的浮点运算功能在A25/AX25 均为可选配的功能项目之一。晶心所有处理器都是具备可读(human-readable) 、 适用于设计自动化工具的Verilog RTL码,且提供工程师选择最终配置的弹性。 「晶心采用RISC-V作为第五代架构AndeStar™ V5的子集,并贡献至RISC-V社群,」晶心科技技术长暨资深业务副总经理苏泓萌博士表示,「A25/AX25及N25F/NX25F为5级管线并兼容RISC-V ISA (RV-IMAC[FD])的多功能处理器。所有25系列的处理器都包含具向量中断dispatch和依优先序抢占模式(preemption)的晶心扩充 Platform-Level Interrupt Controller (PLIC),能有效适用于不同类型的系统事件,并预先整合至64位AXI或64/32位的AHB总线平台。同时,此系列将RISC-V普遍的快取功能引进嵌入式系统,例如较细致的快取管理、逐批写回(write-back)和逐一写入(write-through)以及无快取(uncached)存取模式。此外, PowerBrake、 QuickNap™和WFI (Wait for Interrupt)功能的结合,能依应用需求提供不同的电源模式。例如,JTAG和双线(2-wire)接口适合除错及追踪支持;StackSafe™可防止软件堆栈溢位;晶心的CoDense™专利技术则能进一步增强RISC-V C-extensions的程序代码密度。另外,该系列也同样支持硬件的错位内存直接存取,有助于由ARM和x86移植原有的软件(若無此功能,则可能需100个周期以上的例外处理(Exception Handler)才得以完成)。这次推出的新系列产品效能和功耗表现优异、配置具弹性、编译程序高度优化、开发工具完备,因此获得客户青睐。我们同时也和第三方合作伙伴共同推出更多开发工具、IP和执行平台,包括快速系统仿真器、安全性子系统、SoC分析工具、追踪器和除错器、软件堆栈等等。」 V5 AndesCore™承袭了RISC-V技术的精简、模块化和可扩充的优点,并享有成长迅速的RISC-V生态圈所带来的优势。支持RISC-V标准指令的AndeStar™ V5架构不仅完全兼容RISC-V技术,更结合晶心已被客户大量采用并验证有效的V3 AndesCore™延伸功能,引进嵌入式应用中。 晶心是RISC-V开源软件的主要贡献者,从GCC及LLVM编译器、函式库、除错器到U-Boot、Linux kernel和其主要组件等等都有晶心的贡献。除此之外,晶心对于RISC-V架构的扩充也扮演关键角色,同时担任ISA P-extension (Packed DSP) Task Group的主席以及Fast Interrupt Task Group的共同主席。晶心与合作伙伴将持续携手推动生态圈加速成长,致力于推广RISC-V至主流应用。

    时间:2018-11-05 关键词: 晶心科技 risc-v处理器

  • RISC-V 彰显亚洲地区增长势头

    成员组织汇聚上海,出席 RISC-V Day 活动  RISC-V 基金会近日于上海复旦大学举办了汇聚全球成员组织的RISC-V Day活动。RISC-V 基金会为非营利组织,由成员管理,致力于推广免费、开放的 RISC-V 指令集的应用与发展。来自 120 家公司及26所大学的的 341位嘉宾注册参加了本次RISC-V Day 活动。活动聚集了亚洲地区的行业领导,他们就 RISC-V 生态系统的最新项目和实施进展进行了沟通交流。 RISC-V基金会的企业成员晶心科技、Codasip、GreenWaves科技、ICT、Microsemi、SiFive 和 Syntacore等公司的代表在活动上发表了精彩演讲,其议题包括 RISC-V 架构、商业与开源应用、芯片和软件、向量计算与安全、应用和加速器以及仿真框架等。 RISC-V 基金会执行总监 Rick O’Connor 表示:“RISC-V 基金会致力于通过开放标准协作,推动微处理器 IP 市场变革。在实现这一使命的过程中,中国蓬勃发展的半导体产业发挥着关键作用。RISC-V Day活动为我们的成员提供了一个重要平台,这将影响RISC-V 指令集架构的未来发展,并最终重塑行业的未来。” RISC-V 基金会于2017 年 5 月与 NVIDIA 在中国上海交通大学合作举办了第六届 RISC-V 研讨会,超过 270 人注册参加,这也是首个在北美以外地区举办的 RISC-V 研讨会。此外,于2017年 12 月在日本东京举办的 RISC-V Day 也取得圆满成功。自2018 年起,RISC-V 基金会积极参加并支持更多行业活动、研讨会和展会,持续助力亚洲地区产业和学术发展。继上海 RISC-V Day之后,RISC-V 基金会即将于 7 月在印度金奈举办研讨会,并将于10 月在日本东京举办 RISC-V Day 活动。点击此处了解更多活动信息。 此次RISC-V Day上海活动由中天微赞助主办,Codasip、重德智能、Microsemi赞助协办。Syntacore、 重德智能以及 Shawn Chung先生为学生提供参会资助。

    时间:2018-07-02 关键词: risc-v 指令集 晶心科技

  • UltraSoC获晶心科技选用于RISC-V开发的追踪及调试

     UltraSoC日前宣布:亚洲领先且成熟的中央处理器半导体知识产权(CPU IP)供应商晶心科技(Andes Technology)已采用UltraSoC先进的嵌入式分析技术,来支持其AndesCore系列RISC-V处理器。晶心科技将利用UltraSoC包括业界唯一商用RISC-V处理器追踪解决方案在内的独一无二的IP产品系列,来实现其复杂应用嵌入式产品的开发加速和调试增强,这些应用包括人工智能(AI)、计算机视觉、网络控制器和存储等。 两家公司将携手在即将举行的RISC-V大会(RISC-V Workshop,将于5月7-10日在西班牙的加泰罗尼亚理工大学举办)上,展出一套完整的RISC-V开发、调试和追踪设计流程。 UltraSoC目前独家提供了一套商用的RISC-V开发环境,包括系统级芯片(SoC)的分析、处理器追踪和其他可用于满足最终用户需求的选项。作为业界先锋,UltraSoC于2017年开发了RISC-V处理器追踪技术,并随后很快将其追踪规范提供给RISC-V基金会(RISC-V Foundation),用于基金会标准化工作的一部分。公司仍然全面致力于支持RISC-V基金会标准的运行-控制/调试,并提议了处理器追踪格式,这与公司全面发展策略中提出的为包括ARM、Cadence/Tensilica、CEVA和MIPS在内的任何处理器架构提供集成化调试与开发解决方案一致。 晶心科技的内核都基于高性能的AndeStar™ V5 32位及64位架构,与UltraSoC的合作伙伴关系将使客户在使用Andes V5 N25及NX25处理器时,可以去选择并集成先进的嵌入式分析功能。使用晶心科技高性能32位及64位处理器内核的客户,可以在RISC-V处理器追踪功能之外,还能够去利用UltraSoC的SoC分析与调试IP,这些功能结合在一起就给SoC设计师带来了全面的可视性,不仅可以观察内核的性能,而且还可以观察整个系统的运行。 晶心科技已经采用RISC-V来作为AndeStar V5 即其第五代处理器的架构,并发布了其AndesCore™系列可配置处理器IP系列中的两款高端处理器:32位的N25及64位的NX25。两种产品都基于RISC-V,且实际性能都超过3.4 CoreMark/MHz、而逻辑门数则分别低至30K(N25)和50K(NX25),在采用台积电(TSMC)的28nm HPC工艺时的最高时钟时钟频率为1.1GHz。N25和NX25都是高速控制任务的理想选择,而用户在选择其中任意一款内核之后,都能够从其中可利用的UltraSoC嵌入式智能中获益。 晶心科技首席技术官兼资深研发副总经理苏泓萌博士表示:“鉴于其超乎寻常的性能/功耗比、灵活的配置及全面的支持工具,N25及NX25 AndesCore处理器被我们的客户广泛选用。选择UltraSoC来作为嵌入式分析、追踪和验证领域内的优先合作伙伴,将给我们的客户提供一种先进的开发环境,其中包括在不打扰目标行为的情况下对SoC内部运行及处理器执行情况进行的深入观察。UltraSoC已经证明自己正致力于RISC-V生态系统的开发,因而它显然是我们V5 RISC-V架构的最佳合作伙伴。我们正欣然携手服务多家共同的客户,他们采用晶心科技的Andes N25/NX25处理器以及UltraSoC的IP和追踪解决方案来满足其要求很高的应用。” UltraSoC首席执行官Rupert Baines表示:“很高兴我们能够与晶心科技共同致力于其创新的RISC-V处理器内核,并携手帮助双方共同的客户发挥其领先的V5 AndeStar架构的优势,并使客户利用UltraSoC的SoC分析及调试IP和处理器追踪能力去全面的了解系统,从而去实现设计。” RISC-V是一种开放指令集架构,在最初由加州大学伯克利分校开发后,现已快速地被广泛采用。UltraSoC和晶心科技都是RISC-V基金会的活跃成员,并在RISC-V的开发中扮演了积极的角色。两家公司都参加了所有的RISC-V大会,同时也都将参加于巴塞罗那举办的第八届RISC-V大会。 UltraSoC致力于提供一种最佳工具,来帮助复杂系统的设计人员对硬件和软件的性能同时进行高价值深入观察,这种观察追踪可以覆盖整个电子系统,尤其重要的是这种观察分析功能还可在产品实际运行中发挥作用,而不只是在设计阶段;由此带来的好处是可以显著地改善其安全性、防护能力、性能和功耗。设计人员能够去监测和理解硬件及软件协同工作时情况,并即使在芯片已经被植入到一个整体系统设计后都可对系统进行微调。采用UltraSoC的嵌入式分析技术可以将开发成本降低25%,并在避免重新设计和缩短产品上市时间等方面实现极大的成本节省并创造竞争优势。

    时间:2018-05-02 关键词: risc-v 晶心科技 ultrasoc

  • 晶心科技V5让RISC-V的指令集扩充变得更简单

    晶心科技V5让RISC-V的指令集扩充变得更简单

    去年有一个很热的点来自于RISC-V,这种指令集因为开源、灵活度高、可拓展性强而备受关注。业界广泛认为RISC-V或可与x86、ARM之一战。我们也看到RISC-V的玩家有大有小,有像SiFive这样的初创型选手,也有像三星这样的想要丢开ARM自己玩的大咖。而其实RISC-V所带来的机遇,更多更直接的可能在于那些非主流的IP提供商,比如晶心科技。   RISC-V缘何备受青睐 先来说说为什么RISC-V如此受业界关注?RISC-V是一个非常小的基础指令集和一些可选的拓展指令集。在最基础的指令集这边其实没什么好说的,在这个层面上的基础指令其实都差不多。效率方面也都是基本一致的,都在伯仲之间。关键就在于其小而灵活。RISC-V的指令集非常精简,而且可以实现模块化的指令集添加。使用的人易于去进行指令集扩充。而在x86或者ARM的IP上你想去进行指令集的扩充的可能性几乎为零。更不用说的是其低功耗的特性了,在网上可以找到Yunsup Lee等人写的论文,其中使用TSMC的40GPLUS工艺的32位A5核与64位的RISC-V核进行的对比如下:   RISC-V在功耗,性能,面积方面都是胜出的,而且是64位的核与32位核的对比。 让RISC-V的指令集扩充更简单 晶心科技已经将RISC-V作为自己的重要战略布局,第五代AndeStarV5架构中已经将RISC-V嵌入其中。去年年底,晶心科技已经推出了业界第一款包含RISC-V的64位IP核NX25,同时这也是晶心科技的首款64位核;此外还有一个32位的核为N25。据介绍,扩充的架构包括一些独创指令集,客户的层次码可以缩小,这就意味着可以更高效地使用内存空间。此外晶心科技还提供了客制化指令工具Andes Custom Extension,让客户在做应用加速的时候可以达到更快的更有效率的方式。例如为V5自动产生所有所需的开发工具以及辅助的控制RTL电路,以及自动验证客制逻辑与所定义指令的行为是否一致等。这点对于一些IP研发能力很弱,又想使用RISC-V来进行产品设计的客户而言是非常有帮助的。而对于具有很强的设计能力的客户而言,这种工具同样很有价值。如果客户觉得标准的处理器指令集不够有效率的花,它可以让客户更容易去给IP核加指令集,提高了设计效率。此外晶心科技的V5产品在堆栈上面也有一些优势。   “快而小”是晶心科技对于V5系列产品的定位,32 位的 N25 与64 位的 NX25 和同等级 CPU 相比,最高操作频率是 1.15 GHz (worst case),配合独创指令,总效能超过 50%以上,达到将近 4000 CoreMark 的优异表现;而独创压缩指令可让程序代码小 10%,降低芯片储存代码的成本。N25/NX25流水线设计精简,其逻辑门数更可分别低至 30K 及 50K。帮助RISC-V生态良好成长作为第一家RISC-V兼容性纳入并迈向64位处理器的主流CPU IP公司,晶心科技对于RISC-V的生态发展功不可没。当然只有将RISC-V的牌打好,晶心科技才有可能会有挑战X86和ARM的机会。在开始规画 AndeStar V5 架构时就考虑到要如何让客户一方面可以继续使用晶心累积多年建构起的完整方案,另一方面也能有效利用 RISC-V 快速成长中的生态系统资源,让客户的产品能充分拥有新指令集架构提供的优势。   晶心科技在RISC-V的开源软件优化方面担任着主要/共同维护者的角色,推动快速中断处理的提案,并且将自己的DSP指令集捐赠了出来,并且担任了任务组主席,今年的RISC-V的世界交流者大会也是由晶心科技牵头在巴塞罗那举办。   RISC-V对于晶心科技而言,是一次重要的机会;晶心科技的V5将RISC-V完全兼容进行,并且透过专门的设计工具和指令集,使得客户对于其指令集的扩充变得更为简单。 --- 如果你想要了解更多细节,可以关注晶心科技今年的嵌入式技术论坛: 5月15日(二)深圳场 5月17日(四)上海场

    时间:2018-03-27 关键词: risc-v 晶心科技 技术专访 v5 指令集扩充

  • 晶心科技AndeStar架构体系再次升级 成为第一家将RISC-V兼容性纳入并迈向64位处理器的 主流CPU IP公司

    亚洲致力于发展高效率、低功耗、小面积嵌入式处理器核心领先供货商晶心科技,在大陆发布最新一代AndeStar™ V5处理器架构,并成为商用主流CPU IP公司中第一家将美国加州大学柏克莱分校所开发的开源RISC-V指令集架构纳入产品线的公司。 AndeStar™ V5为晶心第五代指令集架构,支持64位处理器以及广为业界关注的RISC-V指令集架构,使开放、精简、模块化及可扩充的RISC-V架构正式进入主流SoC应用。 AndeStar™发展13来年不断演进,生态系统环境包括许多先进的架构设计,例如能以最少执行码达到最强运算效能的高度优化编译程序,以及CoDense™、 PowerBrake、StackSafe™通用便利功能,和客制化指令集(ACE)、数字讯号处理(DSP)、高安全性(Security)扩展指令集等应用强化单元。 从32到64 拥抱高阶智能化应用潮流 晶心既有的处理器核心IP系列产品加上64位的功能后,能符合新一代SoC设计对大于4GB以上内存寻址能力的需求,例如高容量储存设备、大型网络系统、深度学习及人工智能等应用。使用AndeStar™ V5架构处理器来设计的SoC将能充分利用到晶心科技经市场多方验证、领先业界的高效能/低耗电比特性,使得在高频运作时更具优势。以V5为基础的32位N25与64位NX25 AndesCore™处理器性能优异,在台积电28奈米HPC制程下,操作频率可超过1 GHz,提供不低于2.8 DMIPS/MHz与3.4 CoreMark/MHz的优异性能,而逻辑闸数更可分别低至30K及50K,因此N25及NX25非常适合网络、储存及人工智能(AI)等需高速控制的各种应用。 「上市时间(time-to-market)是所有SoC设计案的重要课题,会延迟开发进度的原因之一是直觉的去撰写RTL电路来整合各个不同IP单元,然后耗费不下于开发这些IP的时间在验证上,」晶心科技技术长兼资深研发副总经理苏泓萌博士表示,「新的AndeStar™ V5架构对嵌入式64位SoC设计提供完整的解决方案,它将RISC-V技术融入晶心科技极为成功的AndeStar™ V3 架构中,再加上CoDense™、PowerBrake、StackSafe™通用便利功能,以及ACE、DSP、Security扩展指令集,在业界标准平台添加多项晶心专有功能的整合开发环境及软件工具链、整合完成的SoC周边平台IP、客户服务及技术支持等,所有这些资源都是设计团队在开发可量产的SoC时基以提高产品质量、缩短time-to-market以及降低风险的重要关键。晶心科技在开始规画AndeStar™ V5架构时,就考虑到要如何让客户一方面可以继续使用晶心累积多年建构起的完整方案,另一方面也能有效利用RISC-V快速成长中的生态系统资源,让客户的产品能充分拥有新一代指令集架构提供的优势。」 RISC-V崛起 AndeStar™ V5独具优势 对IC设计公司来说,生态系的建构是发展关键,而业界能见度高的RISC-V生态系正不断成长茁壮,因此晶心科技不仅成为RISC-V基金会创始会员,更发展出以RISC-V为基础的新一代V5架构,成为第一家纳入RISC-V的商用主流CPU IP公司,抢先打入RISC-V生态系。 AndeStar™ V5架构不但将RISC-V兼容性完全纳入,同时也包含多项晶心独创的通用便利功能及应用强化单元,而且更具备AndeSight™ 整合开发环境提供的完整支持。客户能在与V3相同便利的环境之下开发64位软件。同时,客制化指令集扩充Andes Custom Extension™ (ACE)的强大功能,例如为V5自动产生所有所需的开发工具以及辅助的控制RTL电路,以及自动验证客制逻辑与所定义指令的行为是否一致等,大为简化建立加速应用指令集的工作。再者,使用AndeStar™ V5核心的产品能支持许多已历经实体验证的晶心SoC周边IP和晶心系统控制平台,以及拥有使用业界标准电子设计自动化工具及函式库进行深度验证过的效益。除此之外,AndeStar™ V5也提供了高于4GB以上的寻址能力、64位的 AXI接口、通过业界与开源码测试程序压力验证的GCC 编译程序和GDB ‎除错器等支持。因此AndeStar™ V5的完整解决方案能帮64位处理器IP客户达到最佳产品效益并缩短开发时程。 基于V5的AndesCore™ NX25于2017年第四季推出,已成功与第一家客户签约提供授权。晶心更与合作伙伴Imperas、Lauterbach、西门子子公司Mentor以及UltraSoC等世界级开发工具及IP供货商共同合作,推出适合晶心V5处理器及RISC-V社群之SoC的开发工具环境,将提供市场更好的解决方案与技术支持服务,帮助客户缩短产品开发时间,加速产品上市时程,创造出最具竞争力的产品。

    时间:2018-03-22 关键词: risc-v 晶心科技 andestar架构

  • 采用晶心架构芯片全球累计出货量突破25亿颗

    亚洲第一家以原创性32/64位微处理器IP与系统芯片设计平台为主要产品的晶心科技,近日宣布2017年采用晶心指令集架构的系统芯片全球出货量超过5.9亿颗,相较2016年的4.3亿颗,年成长率高达37%,这也让总累计出货量突破25亿颗,显示出晶心客户产品已经稳定放量并持续成长。 晶心科技销售市场涵盖大陆、台湾、美国、日本、韩国、欧洲等地,客户的系统芯片被广泛运用于Wi-Fi、Bluetooth、touch screen controller、sensor hub、MCU、SSD controller、USB 3.0 storage等项目,晶心的产品以其高效能、低功耗、重安全的优势,达到客户、合作伙伴以及终端消费者多赢的成绩,广泛获得全球客户的肯定。 晶心科技总经理林志明表示:「嵌入晶心核心芯片的出货量,正处于稳定且健康的成长扩张阶段,这些客户量产之芯片,将对晶心权利金方面的营收有所贡献。处理器是创造IC产业未来价值的关键,未来除了原本布局的无线连结、MCU、Audio、Video以及物联网将持续经营之外,晶心将积极开发车用物联网及ADAS的市场,而机器人、AR/VR、语音识别、SSD controller及Deep Learning等应用也将是晶心CPU IP推广的目标。晶心科技将会持续了解市场最新趋势,并承诺提供更优质的产品与技术支持给客户,希望除了已进入量产之芯片产能增加之外,也能够在新兴高阶应用市场提早卡位,占有一席之地。」 晶心科技自2005年以来,就致力于创新架构高效能、低功耗的32/64位嵌入式微处理器,和相对应系统芯片发展平台的设计与发展,并不断地持续研发扩充不同等级的处理器核心IP与其完整开发解决方案。此外,晶心科技擅于倾听客户建议,观察市场需求,以提供市场最完整、优质以及具有竞争力的产品及技术为使命。藉由良好的解决方案与积极的技术支持服务,以期帮助客户缩短产品开发时间,加速产品上市时程,创造出最具竞争力的产品。

    时间:2018-03-22 关键词: 出货量 晶心科技 架构芯片

  • 晶心科技再创里程碑 累积授权合约数突破200份

    晶心科技再创里程碑 累积授权合约数突破200份

    晶心的销售市场涵盖臺湾、美国、日本、韩国、大陆、欧洲等地,代表晶心科技的产品与技术获得全球客户的肯定。 「在我们IPO的这一年的年底,收到了这个捷报,是我们十二年来的耕耘获得了回报,以往的辛苦可以说到了开始收穫的阶段。从2006年公司签订第一份合约开始,至累计合约数量达到100份,一共花了将近100个月的时间,但是在短短不到42个月后,合约数已经又再成长一倍。晶心科技的全体同仁都对这项成就感到相当自豪。营运绩效与合约数持续稳健成长的同时,也印证了晶心产品与服务,深获客户的青睐与肯定。」晶心科技林志明总经理表示,「晶心科技自2005年以来,就致力于创新研发高效能、低功耗的32/64位元嵌入式处理器,和相对应系统晶片发展平台,并不断的持续研发针对不同领域应用之处理器核心IP(N、D、E、S、NX系列)与开发解决方案,同时架构并经营与合作伙伴构成的生态体系。处理器是创造IC产业未来价值的关键领域,未来晶心科技将会持续了解市场最新趋势,并承诺提供更优质的产品与技术支援给客户。」 晶心科技技术长兼资深研发副总经理苏泓萌博士则表示:「这个消息带给全体同仁很大的鼓舞,这说明我们的产品能够符合、甚至超越IT领域中最新应用的需求。以最新的V5处理器为例,我们成功将开源的RISC-V纳入晶心产品线并予以商品化,同时也跨入64位元处理器的领域。晶心的产品以其高效能、低功耗、重安全的特性,建构了客户、合作伙伴以及终端消费者多赢的成绩。晶心科技的产品追求卓越效能的同时,也绝对强调安全性,以此次全球多家处理器发生安全漏洞问题为例,晶心科技全系列之处理器IP皆未受到Meltdown及Spectre两种攻击方式之影响。在未来,我们会持续努力,希望提供客户更多高效及安全之产品。」 晶心科技第200份授权合约的签约客户为一家位于香港科学园(HKSP)的IC设计公司,也是晶心科技长久以来的合作伙伴,其晶片应用範围广泛,包括IoT、Wi-Fi/Bluetooth、MP3、Video、MCU、Mobile Storage等领域,之所以採用晶心科技IP是因为晶心的CPU核心相当灵活、有弹性,能以小面积晶片展现高运算效能,为IC设计公司创造优势。 在过去的基础之下,持续进步的晶心科技开发具RISC-V技术的第五代指令集AndeStar™ V5,并研发出最新产品:32位元的N25与64位元的NX25 AndesCore™。该两款V5处理器皆有强大性能,操作频率可超过1 GHz,提供高于2.8 DMIPS/MHz与3.4 CoreMark/MHz的优异表现,其逻辑闸数更可分别低至30K及50K,因此N25及NX25非常适合网路、储存及人工智慧(AI)等需高速控制的各种应用。晶心科技将持续提供更好的解决方案与技术支援服务,帮助客户缩短产品开发时间,加速产品上市时程,创造出最具竞争力的产品。 为因应全球外嵌入式系统应用的快速成长,2005年晶心科技创立于新竹科学园区,致力于开发以32/64位元处理器为核心的系统晶片设计平台(Processor-based SoC Platforms)。晶心科技是一家国际化结合软硬体平台及系统整合能力且专注于系统晶片核心开发的公司。 随着电子产业产品日趋多功能化,更多厂商开始对处理器及设计平台要求更佳的整合性、延展性、设计弹性,以及高效能、低成本与低功率。这样的复杂度已经超越传统供应厂商所能提供的解决方案。晶心科技以创新的弹性配置平台(Configurable Platforms),搭配独特的软硬体智财,来满足未来客户对产品高品质及快速上市的需求。晶心在自有CPU平台架构下经过几年研发及市场的耕耘,目前的V3 CPU家族包括N7、N8、N9、N10、N13、N15、S8、E8、D15和N15系列皆已成熟到位,满足客户各种应用面的全方位需求,而纳入RISC-V架构之V5 CPU家族成员N25/ NX25亦已正式发表,其中NX25为64位元架构处理器IP。NX25再次拓展了晶心的产品线,提高了客户应用及产品发展的领域。

    时间:2018-02-13 关键词: ipo 嵌入式系统 晶心科技 行业资讯

  • 晶心科技嵌入式技术论坛将发布V5处理器指令集架构

    晶心科技嵌入式技术论坛将发布V5处理器指令集架构

    亚洲领先之CPU IP上市公司,自主研发小面积、低功耗、高效率的嵌入式处理器核心的晶心科技,将于2017年5月10日及12日分别在上海及北京以「从32到64:智能链接新纪元」为主题,「低功耗、高效能、大数据、重安全」为副标题,举办第十二届嵌入式技术论坛(Andes-Embedded™ Forum, AEF),并将在论坛中发布晶心科技新一代微处理器指令集架构AndeStar™ V5。V5可用于设计64位架构的嵌入式微处理器,64位嵌入式CPU的运算能力及内存存取范围比32位来得高广,应用市场包括高阶网络通讯、企业级路由器 (Router)、交换器(Switch)、WLAN、存储装置(Storage、SSD等)、人工智能(Deep Learning)、先进驾驶辅助系统(ADAS)、AR/VR图像处理及机器人、工厂自动化等重点领域。 晶心科技在32位嵌入式CPU IP 已经具有完整且成熟的产品线,由晶心科技提供的AndesCore™ IP 解决方案已成为市场上领先的佼佼者,其芯片累计出货量至2016年底已超过19亿颗。此次,为了拓展应用到更高阶市场,并向客户提供更多选择,晶心科技投入研发64位微处理器指令集架构,可以在更大的内存寻址空间下,让数据存取量加大,适合应用在需要处理大量数据的应用程序,加快数据处理的速度,并且可以更有效地处理较复杂的运算,使得客户在程序的设计上能够更加节省空间,code size 更小,同时能有更高的效能、更小的功耗,从而达到最佳的系统功效。 除了将发布新产品外,晶心原有的32位处理器和其应用仍然也会是本次会议的重点主题。智能化是现在所有电子产品的共同趋势,因此嵌入电子产品中的系统芯片(SoC)必须要有更强而有力的CPU核心。强而有力的CPU核心有两种发展方向,一个是直接提高CPU的效能,另一个是针对应用提供特殊指令及架构。晶心科技能够依照此两种发展趋势推出新产品,以及完整的IP解决方案,在会议中,晶心科技将分享客户成功的应用案例。 从2005年以来,晶心科技的产品应用在IoT、穿戴式电子、智能联网装置和工业4.0等项目,十二年以来晶心科技持续与各领域顶尖的技术伙伴合作,提供应用于业界的各项优质硅智财、组件、软件与技术服务等,希望能有效协助使用AndesCore™项目推展系统整合与产品time to market进程。本次发布AndeStar™ V5,将能提供市场更好的解决方案与技术支持服务,帮助客户缩短产品开发时间,加速产品上市时程,创造出最具竞争力的产品。

    时间:2017-05-22 关键词: 嵌入式 晶心科技 嵌入式处理器 v5

  • 晶心科技成为第一家采用RISC-V的主流CPU IP公司并拓展其产品线提供64位处理器IP

    晶心科技成为第一家采用RISC-V的主流CPU IP公司并拓展其产品线提供64位处理器IP

     亚洲致力于发展高效率、低功耗、小面积、客户芯片出货量达20亿颗的嵌入式处理器核心领先供货商晶心科技,近日发表最新一代的AndeStar™处理器架构,并成为商用主流CPU IP公司中第一家纳入美国加州大学柏克利分校所开发的开源RISC-V 指令集架构的公司。这名为AndeStar™ V5的晶心第五代指令集架构支持64位处理器以及广为业界关注的RISC-V指令集架构, 使开放、精简、模块化及可扩充的RISC-V架构正式进入主流SoC应用。 AndeStar这个12来年不断演进的生态系统环境包括许多先进的架构设计,例如能以最少执行码达到最强运算效能的高度优化编译程序,以及CoDense™、 PowerBrake、StackSafe™通用便利功能,和自定义指令集(ACE)、数字讯号处理(DSP) 、高安全性(Security)扩展指令集等应用强化单元。晶心既有的处理器核心IP系列产品加上64位的功能后,将能符合新一代SoC设计对大于4GB以上内存寻址能力的需求,例如高容量储存设备、大型网络系统、深度学习及人工智能等应用。使用AndeStar™ V5架构处理器来设计的SoC将能充分利用到晶心科技累积多年、领先业界的高效能/低耗电比的特性,使得在高频运作时更具优势。例如最新的V5 AndesCore™ NX25核心在一般的组态下,使用TSMC 28nm在最差制程偏移条件下仍能以17 µW/MHz的低功耗运行到1 GHz以上,而且电路仅只需67K逻辑门。 “Time-to-market是所有SoC设计案的重要共同课题,会延迟开发进度的原因之一是直觉的去撰写RTL电路来整合各个不同IP单元,然后耗费不下于开发这些IP的时间在验证上,”晶心科技技术长兼资深研发副总经理苏泓萌博士表示,“这新的AndeStar™ V5架构对嵌入式64位SoC设计提供完整的解决方案,它将RISC-V技术融入晶心科技极为成功的AndeStar™ V3 架构之中,再加上CoDense、PowerBrake、StackSafe通用便利功能,以及ACE、DSP 、Security扩展指令集,在业界标准平台添加多项晶心专有功能的整合开发环境及软件工具链、整合完成的SoC周边平台IP、客户服务及技术支持等,所有这些资源都是设计团队在开发可量产的SoC时基于提高产品质量、缩短time-to-market、以及降低风险的重要关键。晶心科技在开始规划AndeStar™ V5架构时就考虑到要如何让客户一方面可以继续使用晶心累积多年建构起的完整方案,另一方面也能有效利用RISC-V快速成长中的生态系统资源,让客户的产品能充分拥有这版新指令集架构提供的优势。” AndeStar™ V5 产品方案的独特优势 晶心科技是第一家纳入RISC-V的商用主流CPU IP公司。AndeStar™ V5架构不但将RISC-V兼容性完全纳入,同时也包含多项晶心独创的通用便利功能及应用强化单元,而且更具备AndeSight™ 整合开发环境提供的完整支持。客户能在与V3相同便利的环境之下开发64位软件。同时,客制化指令集扩充Andes Custom Extension™ (ACE)的强大功能,例如为V5自动产生所有所需的开发工具以及辅助的控制RTL电路,以及自动验证客制逻辑与所定义指令的行为是否一致等,大为简化建立加速应用指令集的工作。再者,使用AndeStar™ V5核心的产品能支持许多已历经实体验证的晶心SoC周边IP和晶心系统控制平台,以及拥有使用业界标准电子设计自动化工具及函式库进行深度验证过的效益。除此之外,AndeStar™ V5也提供了高于4GB以上的寻址能力、64-位的 AXI接口、 通过业界与开源码测试程序压力验证的GCC 编译程序和GDB ‎除错器等支持。因此AndeStar™ V5的完整解决方案能帮64位处理器IP客户达到最佳产品效益并缩短开发时程。 产品供应 AndeStar™ V5已定义完成,第一款基于V5的AndesCore™ NX25将于今年第三季推出。届时将同时提供的相关产品包括AndeSight™ IDE,来为采用AndeStar™ V5核心的SoC提供整合开发环境,以及已预先整合完成的系统控制处理器平台,它包含最多可选择使用1023个中断讯号的中断控制器,还有晶心ADP-XC7 FPGA开发板,与晶心科技专业的支持与服务。

    时间:2017-05-12 关键词: CPU 处理器 晶心科技

  • 晶心科技成为第一家采用RISC-V的主流CPU IP公司并拓展其产品线提供64位元处理器IP

    亚洲致力于发展高效率、低功耗、小面积、客户晶片出货量达20亿颗的嵌入式处理器核心领先供应商晶心科技,今日发表最新一代的AndeStar™处理器架构,并成为商用主流CPU IP公司中第一家纳入美国加州大学柏克莱分校所开发的开源RISC-V 指令集架构的公司。这名为AndeStar  V5的晶心第五代指令集架构支援64位元处理器以及广为业界关注的RISC-V指令集架构, 使开放、精简、模组化及可扩充的RISC-V架构正式进入主流SoC应用。 AndeStar这个12来年不断演进的生态系统环境包括许多先进的架构设计,例如能以最少执行码达到最强运算效能的高度优化编译器,以及CoDense 、 PowerBrake、StackSafe 通用便利功能,和客製化指令集(ACE)、数位讯号处理(DSP) 、高安全性(Security)扩展指令集等应用强化单元。晶心既有的处理器核心IP系列产品加上64位元的功能后,将能符合新一代SoC设计对大于4GB以上记忆体定址能力的需求,例如高容量储存设备、大型网路系统、深度学习及人工智慧等应用。使用AndeStar™ V5架构处理器来设计的SoC将能充分利用到晶心科技累积多年、领先业界的高效能/低耗电比的特性,使得在高频运作时更具优势。例如最新的V5 AndesCore™ NX25核心在一般的组态下,使用TSMC 28nm在最差製程偏移条件下仍能以17 µW/MHz的低功耗运行到1 GHz以上,而且电路仅只需67K逻辑闸。 “Time-to-market是所有SoC设计案的重要共同课题,会延迟开发进度的塬因之一是直觉的去撰写RTL电路来整合各个不同IP单元,然后耗费不下于开发这些IP的时间在验证上,”晶心科技技术长兼资深研发副总经理苏泓萌博士表示,“这新的AndeStar  V5架构对嵌入式64位元SoC设计提供完整的解决方案,它将RISC-V技术融入晶心科技极为成功的AndeStar  V3 架构之中,再加上CoDense、PowerBrake、StackSafe通用便利功能,以及ACE、DSP 、Security扩展指令集,在业界标準平台添加多项晶心专有功能的整合开发环境及软体工具链、整合完成的SoC周边平台IP、客户服务及技术支援等,所有这些资源都是设计团队在开发可量产的SoC时基以提高产品品质、缩短time-to-market、以及降低风险的重要关键。晶心科技在开始规画AndeStar  V5架构时就考虑到要如何让客户一方面可以继续使用晶心累积多年建构起的完整方案,另一方面也能有效利用RISC-V快速成长中的生态系统资源,让客户的产品能充分拥有这版新指令集架构提供的优势。” AndeStar  V5 产品方案的独特优势 晶心科技是第一家纳入RISC-V的商用主流CPU IP公司。AndeStar™ V5架构不但将RISC-V相容性完全纳入,同时也包含多项晶心独创的通用便利功能及应用强化单元,而且更具备AndeSight™ 整合开发环境提供的完整支援。客户能在与V3相同便利的环境之下开发64位元软体。同时,客製化指令集扩充Andes Custom Extension™ (ACE)的强大功能,例如为V5自动产生所有所需的开发工具以及辅助的控制RTL电路,以及自动验证客製逻辑与所定义指令的行为是否一致等,大为简化建立加速应用指令集的工作。再者,使用AndeStar™ V5核心的产品能支援许多已歷经实体验证的晶心SoC周边IP和晶心系统控制平台,以及拥有使用业界标準电子设计自动化工具及函式库进行深度验证过的效益。除此之外,AndeStar™ V5也提供了高于4GB以上的定址能力、64-位元的 AXI介面、 通过业界与开源码测试程式压力验证的GCC 编译器和GDB ‎除错器等支援。因此AndeStar™ V5的完整解决方案能帮64位元处理器IP客户达到最佳产品效益并缩短开发时程。 产品供应 AndeStar  V5已定义完成,第一款基于V5的AndesCore  NX25将于今年第叁季推出。届时将同时提供的相关产品包括AndeSight  IDE,来为採用AndeStar  V5核心的SoC提供整合开发环境,以及已预先整合完成的系统控制处理器平台,它包含最多可选择使用1023个中断讯号的中断控制器,还有晶心ADP-XC7 FPGA开发板,与晶心科技专业的支援与服务。

    时间:2017-05-10 关键词: CPU risc-v 晶心科技 处理器ip 64位元

  • 晶心科技嵌入式技术论坛(5/18) 将发布64位元新产品V5处理器

     【台湾 新竹】 亚洲唯一CPU IP上市公司,自主研发小面积、低功耗、高效率之嵌入式处理器核心的晶心科技(6533),将于2017年5月18日以「从32到64:智慧连结新纪元」为主题,「低功耗、高效能、大数据、重安全」为副标题,举办第十二届嵌入式技术论坛(Andes-Embedded™ Forum),并将在论坛中发表晶心科技新世代微处理器指令集架构AndeStar™ V5。V5可用于设计64位元架构之嵌入式微处理器,64位元嵌入式CPU的运算能力及记忆体存取範围比32位元来得高广,应用市场包括高阶网路通讯、企业级路由器 (Router)、交换器(Switch)、WLAN、储存装置(Storage、SSD等)、人工智慧(Deep Learning)、先进驾驶辅助系统(ADAS)、AR/VR影像处理及机器人、工厂自动化等重点领域。 晶心科技在32位元嵌入式CPU IP 已经具有完整且成熟的产品线,由晶心科技提供之AndesCore™ IP 解决方案已成为市场中领先之佼佼者,其晶片累计出货量已超过19亿颗。此次,为了拓展应用到更高阶之市场,并提供客户更多选择,晶心科技投入研发64位元微处理器指令集架构,可以在更大的记忆体定址空间下,让资料存取量加大,适合应用在需要处理大量资料的应用程式,加快资料处理的速度,并且可以更有效地处理较复杂的运算,使得客户在程式的设计上能够更加节省空间,code size 更小,能有更高的效能、更小的功耗,达到最佳的系统综效。 除了将发表新产品外,晶心塬有的32位元处理器及其应用仍然也会是本次会议的重点主题。智慧化是现在所有电子产品的共同趋势,因此嵌入电子产品中的系统晶片(SoC)必须要有更强而有力的CPU核心。强而有力的CPU核心有两种发展方向,一个是直接提高CPU的效能,一个是针对应用提供特殊指令及架构。晶心科技能够依照此两种发展趋势推出新产品,以及完整的IP解决方案,在会议中,我们会分享客户成功应用的案例。同时,我们邀请到络达科技(AIROHA)的廖宜道技术处长,他来分享应用AndesCore™于络达产品的应用经验。 从2005年以来,晶心科技之产品应用于IoT、穿戴式电子、智慧联网装置到工业4.0等项目,十二年以来我们持续与各领域顶尖的技术伙伴合作,提供应用于业界之各项优质硅智财、元件、软体与技术服务等,希望能有效协助使用AndesCore™专案之系统整合与产品time to market进程推展。本次AndeStar™ V5之发表,将能提供市场更好的解决方案与技术支援服务,帮助客户缩短产品开发时间,加速产品上市时程,创造出最具竞争力的产品。

    时间:2017-05-05 关键词: 嵌入式 64位 晶心科技 技術論壇 v5處理器

首页  上一页  1 2 下一页 尾页
发布文章

技术子站

更多

项目外包