随着数据存储和处理需求的飞速增长,DDR(双倍数据速率)内存技术不断迭代升级。DDR6作为新一代高速内存标准,其数据传输速率大幅提升,这对信号完整性提出了更为严苛的挑战。在DDR6预布局阶段,确保信号完整性至关重要,其中ODT(On-Die Termination,片上终端电阻)参数自适应与三维封装协同仿真方法是解决信号完整性问题的关键技术手段。
近日,SK 海力士负责人在接受采访时表示,准备在2020年发布DDR5内存条,频率起步5200MHz,另外DDR6内存也开始策划了,将在5~6年内研发。