当前位置:首页 > 智能硬件 > 智能硬件
[导读]触发器是具有记忆功能的二进制存储器件,是各种时序逻辑电路的基本器件之一。其结构有同步、主从、维持阻塞等三种电路.触发器按功能可分为RS触发器,JK触发器,D触发器和T触发器等;按电路的触发方式可分为主—从触发器和边沿触发器两大类。

触发器是具有记忆功能的二进制存储器件,是各种时序逻辑电路的基本器件之一。其结构有同步、主从、维持阻塞等三种电路.触发器按功能可分为RS触发器,JK触发器,D触发器和T触发器等;按电路的触发方式可分为主—从触发器和边沿触发器两大类。

JK触发器是数字电路触发器中的一种基本电路单元。JK触发器具有置0、置1、保持和翻转功能,在各类集成触发器中,JK触发器的功能最为齐全。在实际应用中,它不仅有很强的通用性,而且能灵活地转换其他类型的触发器。由JK触发器可以构成D触发器和T触发器。

JK触发器

逻辑简图如右图所示

JK触发器和触发器中最基本的RS触发器结构相似,其区别在于,RS触发器不允许R与S同时为1,而JK触发器允许J与K同时为1。当J与K同时变为1的同时,输出的值状态会反转。也就是说,原来是0的话,变成1;原来是1的话,变成0。

脉冲工作特性如右图所示该触发器无一次变化现象,输入信号可在CP 触发沿由1变0时刻前加

 

JK触发器入。由图7.6.1可知,该电路要求J、K信号先于CP 信号触发沿传输到G3、G4的输出端,为此它们的加入时间至少应比CP 的触发沿提前一级与非门的延迟时间。这段时间称为建立时间test。输入信号在负跳变触发沿来到后就不必保持,原因在于即使原来的J、K信号变化,还要经一级与非门的延迟才能传输到G3和G4的输出端,在此之前,触发器已由G12、G13、G22、G23的输出状态和触发器原先的状态决定翻转。所以这种触发器要求输入信号的维持时间极短,从而具有很高的抗干扰能力,且因缩短tCPH 可提高工作速度。

从负跳变触发沿到触发器输出状态稳定,也需要一定的延迟时间tCPL。显然,该延迟时间应大于两级与或非门的延迟时间。即tCPL大于2.8tpd。综上所述,对边沿JK 触发器归纳为以下几点:1.边沿JK 触发器具有置位、复位、保持(记忆)和计数功能; 2.边沿JK 触发器属于脉冲触发方式,触发翻转只在时钟脉冲的负跳变沿发生; 3.由于接收输入信号的工作在CP下降沿前完成,在下降沿触发翻转,在下降沿后触发器被封锁,所以不存在一次变化的现象,抗干扰性能好,工作速度快。

主从JK 触发器电路结构主从JK 触发器是在主从RS触发器的基础上组成的,如图7.5.1所示。 在主从

 

JK触发器电路图RS触发器的R端和S端分别增加一个两输入端的与门G11和G10,将Q端和输入端经与门输出为原S端,输入端称为J端,将Q端与输入端经与门输出为原R端,输入端称为K端。工作原理由上面的电路可得到S=JQ,R=KQ。代入主从RS触发器的特征方程得到:当J=1,K=0时,Qn+1=1;J=0,K=1时,Qn+1=0;J=K=0时,Qn+1=Qn;J=K=1时,Qn+1=~Qn;由以上分析,主从JK 触发器没有约束条件。

在J=K=1时,每输入一个时钟脉冲,触发器翻转一次。触发器的这种工作状态称为计数状态,由触发器翻转的次数可以计算出输入时钟脉冲的个数。工作特性建立时间:是指输入信号应先于CP信号到达的时间,用tset表示。由图7.5.5可知,J、K信号只要不迟于CP信号到达即可,因此有tset=0。保持时间:为保证触发器可靠翻转,输入信号需要保持一定的时间。保持时间用tH表示。如果要求 CP=1期间J、K的状态保持不变,而CP=1的时间为tWH,则应满足:tH≥tWH。传输延迟时间:若将从CP下降沿开始到输出端新状态稳定地建立起来的这段时间定义为传输时间,则有:tPLH=3tpd tPHL=4tpd 最高时钟频率:因为主从触发器都是由

 

JK触发器电路图两个同步RS 触发器组成的,所以由同步RS触发器的动态特性可知 ,为保证主触发器的可靠翻转,CP高电平的持续时间tWH应大于3tpd。同理,为保证从触发器能可靠地翻转, CP低电平的持续时间tWL也应大于3tpd。因此,时钟信号的最小周期为:Tc(min)≥6tpd 最高时钟频率fc(max)≤1/6tpd。如果把图7.5.5的J、K触发器接成T触发器使用(即将J和K相连后接至高电平),则最高时钟频率还要低一些。因为从CP的下降沿开始到输出端的新状态稳定建立所需要的时间为tPHL≥4tpd,如果CP信号的占空比为50%,那么CP信号的最高频率只能达到fc(max)=1/2tPHL=1/8tpd。

带清零功能的主从下降沿触发JK触发器若 Reset=0时:J=1,K=0时,Qn+1=1;J=0,K=1时,Qn+1=0;J=K=0时,Qn+1=Qn;J=K=1时,Qn+1=Qn;

 

带清零功能的主从下降沿JK触发器若 Reset=1时:不论J、K与Qn的值,Qn+1=0。

集成触发器集成JK触发器的产品较多,以下介绍一种比较典型的高速CMOS双JK触发器HC76。该触发器内含两个相同的JK触发器,它们都带有预置和清零输入,属于负跳沿触发的边沿触发器,其逻辑符号和引脚分布如下图7.5.6 所示。其功能表如表7.5.1所示。如果在一片集成器件中有多个触发器,通常在符号前面(或后面)加上数字,以表示不同触发器的输入、输出信号,比如C1与1J、1K同属一个触发器。

综上所述对主从JK 触发器归纳为以下几点:1.主从JK触发器具有置位、复位、保持(记忆)和计数功能;2.主从JK触发器属于脉冲触发方式,触发翻转只在时钟脉冲的负跳变沿发生;3.不存在约束条件,但存在一次变化现象。

JK触发器电路图4.产生一次变化的原因是因为在CP=1期间,主触发器一直在接收数据,但主触发器在某些条件下(Q=0,CP=1期间J端出现正跳沿干扰或Q=1,CP=1期间K端出现正跳沿干扰),不能完全随输入信号的变化而发生相应的变化,以至影响从触发器 状态与输入信号的不对应。

分立元件构成的触发器两个PNP三极管(上拉管)并联构成二输入与非门电路,三个PNP三极管并联则构成三输入与非门电路。每个按键按下时提供高电平,松开时提供低电平。CLK按下时主触发器工作,松开时从触发器工作。

目前我国生产的TTL集成触发器主要有边沿D触发器,边沿JK触发器与主—从JK触发器等。利用这些触发器可以转换成其他功能的触发器,但转换成的触发器其触发方式并不改变。例如由边沿变换来的仍是边沿触发方式的触发器。

本站声明: 本文章由作者或相关机构授权发布,目的在于传递更多信息,并不代表本站赞同其观点,本站亦不保证或承诺内容真实性等。需要转载请联系该专栏作者,如若文章内容侵犯您的权益,请及时联系本站删除。
换一批
延伸阅读

患有严重运动障碍的人——比如那些患有ALS、闭锁综合征或神经退行性疾病的人——由于自主运动和语言的限制,经常难以沟通。虽然像眼球追踪、肌肉触发开关和语音设备这样的辅助技术已经存在,但它们往往速度缓慢、不灵活,而且缺乏上下...

关键字: P300拼写器 脑机接口 触发器

在现代电子系统设计中,特别是在基于现场可编程门阵列(FPGA)的设计中,时序约束是确保系统稳定性和性能的关键因素。时钟周期、触发器的建立时间和保持时间,以及组合逻辑电路的延迟,共同构成了FPGA时序设计的基础。本文将深入...

关键字: FPGA 时序设计 触发器

正如我们许多人所知,集成电路或IC是许多小电路在一个小封装中的组合,它们一起执行任务。像运算放大器或555定时器IC是由许多晶体管、触发器、逻辑门和其他组合数字电路组合而成的。类似地,触发器可以通过使用逻辑门的组合来构建...

关键字: 晶体管 OR门 触发器 逻辑门

2024 第二十二届国际物联网展今天在深圳盛大开幕,AI、云计算以及智能物联 2.0 等前沿科技再次汇聚于此,成为业界瞩目的焦点。在这个万物皆可互联的新时代,可穿戴设备和物联网正以前所未有的速度迅猛发展,成为消费电子市场...

关键字: 存储器件 AI 云计算

锁存允许端(LE)的作用。当LE为高电平时,输出端(Q0至Q7)随输入数据端(D0至D7)的变化而变化。当LE为低电平时,输出端被锁存在已建立的数据电平,即使输入数据端发生变化,输出端的电平也不会改变。

关键字: 74ls373 锁存器 触发器

74LS175是一款4D触发器集成电路,它包含6个D触发器,这些触发器可以组合起来形成寄存器或抢答器等多种功能部件。

关键字: 74ls175 触发器 寄存器

对电路的复位往往是指对触发器的复位,也就是说电路的复位中的这个“电路”,往往是指触发器,这是需要注意的。

关键字: 复位电路 触发器 电路仿真

触发器是数字逻辑电路中的基本元件,用于存储二进制状态。RS触发器是最早的触发器类型之一,由两个与门和一个或门构成。基本RS触发器具有置位、复位和保持功能,其特性方程是描述触发器输入与输出之间逻辑关系的数学表达式。

关键字: 触发器 数字逻辑电路 二进制

当触发器的两个输入端加入不同逻辑电平时,它的两个输出端Q和Q有两种互补的稳定状态。一般规定触发器Q端的状态作为触发器的状态。

关键字: 与非门 rs触发器 触发器
关闭