21ic讯 Altera公司今天宣布,其Arria® V FPGA满足了杜比实验室超高清(UHD)显示创新的Dolby® Vision™图像处理技术的高性能需求。杜比视觉的价值定位是为电视显示提供完全不同的视觉体验,支持内容开发
摘要 多元阵天线阵列常被用于侦查和定位系统,相位差变化率则是单站无源定位中常用的观测参数。文中介绍了一种基于AD公司多片2.5 GSamplc·s-1的高速AD9739型号D/A转换器,采用DDS技术的多通道信号模拟器。经
摘要 RS(Reed—Solomon)编码是一种具有较强纠错能力的多进制BCH编码,其既可纠正随机错误,又可纠正突发错误。RS编译码器广泛应用于通信和存储系统,为解决高速存储器中数据可靠性的问题,文中提出了RS编码的实
摘要:随着图像处理技术及传感器技术的不断发展,高清数字图像取代模拟图像成为一种趋势。设计了一种基于HD-SDI技术的高清图像处理系统,可通过FPGA+DSP架构对1080P全高清图像进行采集和字符叠加,并实时进行目标提
摘要:针对FPGA访问USB设备存在传输速率低、资源消耗大、开发复杂的缺点,提出了一种将ARM处理器与FPGA相结合实现高速访问USB设备的方案。该方案利用ARM处理器的USB Host读取USB设备数据井缓存于高速内存,采用乒乓
X-fest是一系列免费的全日培训研讨会,主要面向希望了解如何将现实解决方案与基于Xilinx的FPGA设计平台集成起来的嵌入式系统工程师而开设。Analog Devices, Inc.就宣布将参加Avnet公司举办的X-fest 2014技术培训活
Maxim宣布为三款Xilinx FPGA参考设计提供电源管理方案,成为Xilinx UltraScale FPGA电源方案的主要供应商。X-Fest 2014展会期间,系统设计人员可通过Xilinx Kintex UltraScale FPGA KCU105评估板对Maxim方案进行评估
由于电子设计日渐复杂,设计人员通常需要采用各种不同类型的功能,但他们无法具备所有的专业知识、资源和时间。这促使了半导体知识产权(SIP)市场的增长,预计2017年将达到57亿美元。某些复杂设计使用的各种SIP模块甚
实时计算经常要求中断针对事件快速做出响应。只要掌握Zynq SoC中断结构的工作原理,就不难设计出中断驱动型系统。在嵌入式处理中,中断表示暂时停止处理器的当前活动。处理器会保存当前的状态并执行中断服务例程,以
由于其灵活性与高性能,FPGA已经在众多需要计算复杂数学题或传递函数的工业、科研、军事及其它应用中找到用武之地。苛刻的精度要求与计算时延在更关键的应用中并不少见。在采用FPGA实现数学函数时,工程师一般选择定
在编写软件时,您有没有遇到过无论怎么努力编码,软件都不能按您期望的速度运行?我遇到过。您有没有想过,“有没有什么简单而且成本不高的方法可将一些代码输入多个定制处理器或定制硬件?”毕竟,您的应用
Testbench,就是测试平台的意思,具体概念就多不介绍了,相信略懂FPGA的人都知道,编写Testbench的主要目的是为了对使用硬件描述语言(HDL)设计的电路进行仿真验证,测试设计电路的功能、部分性能是否与预期的目标相
最近一段时间一直在研究基于FPGA的图像处理,乘着这个机会和大家交流一下,自己也顺便总结一下。主要是为了大家对用FPGA做图像处理有个感性的认识,如果真要研究的话就得更加深入学习了。本人水平有限,如有错误,欢
美国国家仪器公司将工程的视觉处理移植到FPGA上实现,可获得更高的处理性能Jeff Bier 是嵌入式视觉联盟的创始人,本月在德克萨斯州奥斯汀举办的NI WEEK大会上,Jeff关注了国家仪器公司的一个演示系统,这个系统是国
为减少在印制电路板(PCB)设计中的面积开销,介绍一种Flash结构的现 场可编程门阵列(FPGA)器件,进而介绍采用该器件搭建基于先进精简指令集机器(ARM)的片上系统(SOC)电路
由于FPGA的功能日益强大,开发周期短、可重复编程等优点也越来越明显,可以在FPGA芯片上集成UART功能模块,从而简化电路,缩小PCB面积,提高系统可靠性。此外,FPGA的设计具
摘要:在振动信号采集和处理系统设计中,信号的处理时间与可靠性决定着系统应用的可行性。本文设计了一种基于FPGA的振动信号采集处理系统,该系统通过振动信号采集电路、抗混叠滤波电路、AD采样电路将电荷信号转化为
21ic讯 Altera公司(Nasdaq: ALTR)今天宣布,获得富士施乐有限公司2014年度优秀合作伙伴奖。富士施乐公司总部位于日本,在亚太地区开发、生产并销售静电复印(或者电子照相复印)以及文档相关产品和服务。这是Altera连续
摘要 在复杂实验条件下,需采用非易失性铁电存储器记录重要数据。为防止二次上电时实验数据被覆盖,需设计防掉电功能。文中介绍了一种F-RAM的防棹电设计思路,并基于现场可编程门阵列实现,板级验证工作正常,并已
摘要 采用改进并行分布式算法设计了一种16抽头FIR数字低通滤波器,首先用Matlab工具箱中的FDATool设计滤波器系数,然后使用硬件描述语言Verilog HDL和原理图,实现了子模块和系统模块设计,在Matlab与QuartusII中对