摘要:在软件无线电数字接收机中,从AD前端采集过来的数字信号频率高达72 MHz,如此高的频率使得后端DSP不能直接完成相关的数字信号处理任务。因此合理的设计基于FPGA的DDC,以降低数字信号频率,方便后端DSP实时完成
标签:HD PCB全视频帧速率下的高分辨率(HD)安全监控处理系统对处理器件的要求越来越高,单芯片DSP处理已经无法适应,多芯片、多核或者CPU+DSP的方式虽然在某些情况下能够满足需求,但其在PCB成本、系统资源占用以及
摘要:针对调制样式在不同环境下的变化,采用了FPGA部分动态可重构的新方法,通过对不同调制样式信号的解调模块的动态加载,来实现了不同环境下针对不同调制样式的解调这种方式比传统的设计方式具有更高的灵活性、可
FPGA市场对于28奈米的争霸,已经从几年前的蓝图布局,到产品试制,到目前已正式量产,也宣告FPGA真正走入了28奈米制程的新阶段。主要厂商包括Xilinx、Altera、Lattice等,纷纷端出28奈米FPGA大餐喂饱市场那张几可的大
摘要:为了解决传统的光伏测试仪功能单一,只能够测量光伏电池基本参数的问题,采用了增加采样信道,由FPGA控制采样模式的方法,设计完成了一款双模式的光伏电池测试仪。在完成光伏电池I-V曲线等参数测量的同时可以实
21ic讯 Altera公司日前宣布,开始批量发售FPGA业界性能最好、具有背板功能的收发器。Altera的Stratix® V FPGA是业界唯一能够提供14.1 Gbps收发器带宽的FPGA,也是唯一支持最新一代光纤通道协议(16GFC)的FPGA。背
随着 10Gb 以太网发展趋于成熟,且业界甚至已开始期待 40GbE 和 100GbE 以太网的出现,新一代网络基础架构方兴未艾。融合型网络在流量处理方面向可扩展开放式平台提出了全新的挑战。新一代融合型基础设施底板通常由高
TD-SCDMA系统的基带处理流程如图1所示。其中,传输信道编码复用包括以下一些处理步骤:CRC校验、传输块级联/分割、信道编码、无线帧均衡、第 1次交织、无线帧分割、速率匹配、传输信道复用、比特扰码、物理信道分割、
基于FPGA的34位串行编码信号设计与实现
FPGA走向硅片融合时代
摘要:二维离散余弦(DCT)在H.264视频编码中承担者信号从时域到频域变换的作用。在现场可编程逻辑门阵列(FPGA)上设计了高效的采用流水线结构的H.264 DCT硬件电路。首先,把二维4×4 DCT变换转换成二次一维DCT变
引 言目前市场中大多数温度采集卡的测量范围、测量方式及测量精度在出厂时就已经固定。测量方式单一、测量范围固定、传感方式也只能适应一定的场合。因此不能很好的适用一些多测量方式及测量范围的场合。再者它们的测
使用EP2C35 FPGA 设计了多个串口工作,出现了几个问题. 第一次, 由于内核电源1.2V 供电不是完整平面,而是带状线供电,EP2C35 在代码容量大的情况下,而且输入FPGA 信号变换频繁, 造成整个EP2C35 所有的D触发器停止翻转.
INOUT引脚:1.FPGA IO在做输入时,可以用作高阻态,这就是所说的高阻输入;2.FPGA IO在做输出时,则可以直接用来输入输出。芯片外部引脚很多都使用inout类型的,为的是节省管腿。就是一个端口同时做输入和输出。 ino
上文中说到了CycloneIV中的几种配置方式,JTAG或者AS模式配置EPCS64,其中我个人比较倾向于将上文提到的统称为串行配置模式,而EPCS系列的配置芯片都是属于串行配置芯片。而在本文中讲到StratixIII的配置所使用的是F
最近为了给几个新同学介绍实验室所使用的两个开发板——StratixIII开发板和DEII-CycloneIV实验箱,所以整理了下关于两个板子FPGA的配置过程,从中自己也获益很多。两款芯片的配置方式算是代表了如今Altera
基于FPGAXC3S1500开发板的太阳能自动跟踪系统设计
FPGA时序收敛分析
基于VHDL和FPGA的多种分频实现方法介绍
光电靶的基本原理是:当光幕内的光通量发生足够大的变化时,光电传感器会响应这种变化而产生电信号。这就是说,一些非弹丸物体在穿过光幕时也会使得光幕内光通量发生变化以至光电传感器产生电信号。从原理上,这种现