随着嵌入式技术的飞速发展,对嵌入式系统的应用需求也呈现出不断增长的态势,因此,嵌入式技术也相应地取得了重要的进展,系统设备不断向高速化、集成化、低功耗的方向发展。现场可编程门阵列FPGA经过近20年的发展,
摘要:提出了一种基于FPGA并利用Verilog HDL实现的CMI编码设计方法。研究了CMI码型的编码特点,提出了利用Altera公司CycloneⅡ系列EP2C5Q型号FPGA完成CMI编码功能的方案。在系统程序设计中,首先产生m序列,然后程序
摘要:基于FPGA和USB2.0的技术方案,设计了一种高速化和集成化的数据采集系统。该系统是以Altera公司的FPGA芯片EP2C5T144为主控芯片,以Cypress公司的EZ-USB FX2芯片为传输手段设计实现的。首先详细介绍了整体系统的
摘要:激光雷达的发射波及回波信号经光电器件转换形成的电信号具有脉宽窄,幅度低,背景噪声大等特点,对其进行低速数据采集存在数据精度不高等问题。同时,A/D转换器与数字信号处理器直接连接会导致数据传输不
激光雷达的发射波及回波信号经光电器件转换形成的电信号具有脉宽窄,幅度低,背景噪声大等特点,对其进行低速数据采集存在数据精度不高等问题。同时,A/D转换器与数字信号处理器直接连接会导致数据传输不及时,影响系统可靠性、实时性。针对激光雷达回拨信号,提出基于FPGA与DSP的高速数据采集系统,利用FPGA内部的异步FIFO和DCM实现A/D转换器与DSP的高速外部存储接口(EMIF)之间的数据传输。介绍了ADC外围电路、工作时序以及DSP的EMIF的设置参数,并对异步FIFO数据读写进行仿真,结合硬件结构详细地分析设计应注意的问 题。系统采样率为30MHz,采样精度为12位。
随着嵌入式技术的飞速发展,对嵌入式系统的应用需求也呈现出不断增长的态势,因此,嵌入式技术也相应地取得了重要的进展,系统设备不断向高速化、集成化、低功耗的方向发展。现场可编程门阵列FPGA经过近20年的发展,
摘要:基于FPGA和USB2.0的技术方案,设计了一种高速化和集成化的数据采集系统。该系统是以Altera公司的FPGA芯片EP2C5T144为主控芯片,以Cypress公司的EZ-USB FX2芯片为传输手段设计实现的。首先详细介绍了整体系统的
摘 要:文章中提出了一种应用于FPGA 的嵌入式可配置双端口的块存储器。该存储器包括与其他电路的布线接口、可配置逻辑、可配置译码、高速读写电路。在编程状态下,可对所有存储单元进行清零,且编程后为两端口独
1 设计要求 设计并制作一个数字化语音存储与回放系统,其示意图如图1所示。 图1 数字化语音存储与回放系统示意图 (1)放大器1的增益为46dB,放大器2的增益为40dB,增益均可调; (2)带通滤波器:通带为30
摘 要:为了取代传统利用单片机驱动微型打印机,使用Alt era 公司的FPGA 芯片EP3C25Q240C8N 设计驱动打印机的硬件控制电路,并正确控制微型打印机的工作时序。软件使用硬件描述语言VH DL 实现对微型打印机的时序控
在便携式数字卫星通信系统中,为了扩大传输容量和提高传输效率,满足同时传输几种业务的需求,通常采用时分复用的方法,将若干个低速数字码流按一定格式合并成一个高速数据码流,以便在一条信道中传输,使各个业务信
市场分析师预测,全球营收排名第二大的可程序化逻辑组件供货商Altera,有机会在2012年初取代该市场龙头Xilinx跃上第一大供货商位置。Raymond James & Associates分析师Hans Mosesmann指出,Altera的优势在于拥有针对
摘 要: 针对电视制式PAL /NTSC 信号输出VGA 显示格式的解决办法,详细讲述了基于FPGA 视频格式转换系统的设计实现。采用Cyclone Ⅲ系列的EP3C1*84C6作为核心处理器件,实现了NTSC /PAL制式视频的解码、色空间转换(
摘要:激光雷达的发射波及回波信号经光电器件转换形成的电信号具有脉宽窄,幅度低,背景噪声大等特点,对其进行低速数据采集存在数据精度不高等问题。同时,A/D转换器与数字信号处理器直接连接会导致数据传输不
激光雷达的发射波及回波信号经光电器件转换形成的电信号具有脉宽窄,幅度低,背景噪声大等特点,对其进行低速数据采集存在数据精度不高等问题。同时,A/D转换器与数字信号处理器直接连接会导致数据传输不及时,影响系统可靠性、实时性。针对激光雷达回拨信号,提出基于FPGA与DSP的高速数据采集系统,利用FPGA内部的异步FIFO和DCM实现A/D转换器与DSP的高速外部存储接口(EMIF)之间的数据传输。介绍了ADC外围电路、工作时序以及DSP的EMIF的设置参数,并对异步FIFO数据读写进行仿真,结合硬件结构详细地
SoC FPGA上的策略考虑
SoC FPGA上的策略考虑
PLD/FPGA硬件语言设计verilog HDL
研究单帧红外图像小目标的检测问题。对传统基于数学形态学的Top-hat算子进行分析和实验,并利用一种最大类间方差方法确定分割阈值,进行图像分割和目标检测。在Matlab仿真中发现,这种方法能够在一定程度上提高单帧图像目标检测的成功率,并且在一定程度上能够适应不同环境的需要,在实际应用中具有一定的鲁棒性。同时描述一种基于DSP+FPGA的红外图像处理系统,该结构在一定程度上可满足实时性和灵活性的要求,具有很强的通用性和可扩展性。介绍了该系统的总体结构,并且给出系统各部分的硬件组成,同时描述各个部分之间的数据
基于DSP+FPGA的红外图像小目标检测系统设计