Xilinx Virtex-6与Spartan-6 FPGA连接目标参考设计支持PCI Express 兼容性设计
随着编码理论和多媒体网络应用的发展,图像和视频压缩编码JPEG2000系统应用得到逐步推广。在此从视频采集中I2C总线的特点、协议入手,着重对I2C总线设计及实现方法进行介绍。基于视频采集芯片SAA7111,提出采用VHDL语言来模拟实现I2C总线接口的方法,并将其嵌入到FPGA中。实验仿真结果证明数据是正确、稳定、可靠的,具有一定的可借鉴性。
Altium和Aldec日前签署的OEM协议中决定将Aldec的FPGA仿真功能添加到Altium Designer软件中去。该协议的签署使进行FPGA(现场可编程门阵列)设计的电子产品设计师们如虎添翼,业内领先的Aldec VHDL及Verilog仿真功能实
通过对FPGA内部信号的捕获测试,可以实现对系统设计缺陷的实时分析和修正。与外部测试设备相比,可以总结出SignalTapII ELA的几点优越性:不占用额外的I/O引脚,不占用PCB上的空间,不破坏信号的时序和完整性,不需额外费用;从多方面证实,该测试手段可以减少调试时间,缩短设计周期。
介绍了一种基于FPGA的误码测试仪的设计原理、实现过程及调试经验。该误码测试系统使用RS485接口,具有原理简单、接口独特、功能丰富等特点,系统具有较好的可扩展性。
摘要:延时锁相环(DLL)是一种基于数字电路实现的时钟管理技术。DLL可用以消除时钟偏斜,对输入时钟进行分频、倍频、移相等操作。文中介绍了FPGA芯片内DLL的结构和设计方案,在其基础上提出可实现快速锁定的延时锁相环
前言 在大容量高速采集系统项目的开发过程中,FPGA作为可编程逻辑器件,设计灵活、可操作性强,是高速数字电路设计的核心器件。由于FPGA内嵌存储器的容量有限,通常不能够满足实际设计电路的需求,需要外接SRAM、
摘 要 :本文介绍了可编程逻辑器件开发工具Quartus II 中SingalTap II 嵌入式逻辑分析器的使用,并给出一个具体的设计实例,详细介绍使用SignalTap II对FPGA调试的具体方法和步骤。 关键字 : SignalTap;硬件调试
摘 要: 本文介绍了一种新的复用器重构算法,能够降低FPGA实际设计20%的成本。该算法通过减少复用器所需查找表(LUT)的数量来实现。算法以效率更高的4:1复用器替代2:1复用器树。算法性能的关键在于寻找总线上出现的
数字系统的设计人员擅长在其印制电路板上用FPGA和CPLD将各种处理器、存储器和标准的功能元件粘合在一起来实现数字设计。除了这些数字功能之外,FPGA和CPLD还可以使用LVDS输入、简单的电阻电容(RC)电路和一些FPGA或CP
DSP 涨价、FPGA涨价、放大器涨价,没有一个不涨价的半导体器件。而据笔者调查,目前,很多客户由于持续延长的订货周期,不得不采取双重订货方式,近期华尔街分析师指出,目前可编程逻辑商赛灵思正在面临着这种风险。
一种基于嵌入式系统和Internet的FPGA动态配置方案
摘 要: 本文介绍了一种新的复用器重构算法,能够降低FPGA实际设计20%的成本。该算法通过减少复用器所需查找表(LUT)的数量来实现。算法以效率更高的4:1复用器替代2:1复用器树。算法性能的关键在于寻找总线上出现的
摘 要: 介绍语音信号LPC分析中部分相关系数的舒尔递推算法的FPGA实现,给出了电路设计思想及具体电路结构,并对其工作过程进行了详细分析说明,为嵌入式系统设计提供了一种有效手段。 关键词: 部分相关系数 舒
中国国际医疗器械博览会的热度一年胜过一年,今年规模再创纪录。而同期举办的第三届中国国际医疗电子技术大会(CMET)则更是吸引了众多国际半导体公司参加,会议也由以前的一天变为两天。 “医疗电子市场的年复合
以智能型混合信号FPGA开发真正符合需求的系统
NEC Display Solutions 公司3D电影投影仪采用赛灵思 FPGA
Altera第一季收入创历史新高,28nm FPGA延续领航优势
日前,德州仪器 (TI) 宣布推出专用于 DK-LM3S9B96 开发套件的新型 Stellaris FPGA 扩展板,可显着加速开发低成本安全接入控制系统及其它需要高速外部处理单元接口的应用。这款全新电路板使开发人员能够轻松评估 Stel
Stellaris FPGA 扩展板DK-LM3S9B96-FPGA(TI)