摘要:为了改变人工神经网络的研究仅仅局限于算法,只是在通用的串行或并行计算机上模拟实现的现状,针对函数逼近问题,将BP神经网络的结构分为3个模块,采用VHDL语言完成对各个模块的硬件描述,并使用Altera公司的Q
基于FPGA的人工神经网络系统的实现方法
摘要:基于电感式传感器测量磁芯位移的原理,以单片机和FPGA为控制中心,由DDS产生的正弦信号经差分放大,并经过差动变压器的差分耦合,对两路输出信号放大整流后,采集数据,对所得的数据进行处理,实现了磁芯位
摘 要: 以SoC软硬件协同设计方法学及验证方法学为指导,系统介绍了以ARM9为核心的AFDX-ES SoC设计过程中,软硬件协同设计和验证平台的构建过程及具体实施。应用实践表明该平台具有良好的实用价值。 航空系
“与美国英特尔的合作关系并不会止步于22nm工艺。还将15nm、11nm以及8nm工艺列入了合作范围”(美国Achronix Semiconductor主席兼首席执行官John Lofton Holt)。FPGA供应商Achronix于2010年11月宣布,已就采用英特尔
本文主要介绍了DDS的原理及通过FPGA来实现。
2010年11月11日,杭州电子科技大学与XILINX FPGA联合实验室揭牌在杭州电子科技大学物通信工程会议中心隆重举行。XILINX中国大学计划部经理谢凯年先生,杭州电子科技大学教务处陈临强处长,杭州电子科技大学通信工程学
本文将只专注于两个方面:高端成像系统和便携式诊断系统。这两种类型的应用都具有相似的需求,即能够提供高性能和高精度的组件。 以上提到的系统需要准确的测量,精确的数据处理和高度复杂的数字处理,特别是输出
在满足性能需求的情况下消耗较少的逻辑资源 关键词: PPM FPGA 摘要:给出了脉冲位置调制(PPM)系统的设计方案,并基于FPGA通过简明的Verilog代码实现了该设计,时序仿真结果验证了所设计的系统能够满
抢在台积电之前,联电日前率先与合作伙伴美高森美(Microsemi)共同发布首款采用65纳米嵌入式快闪(EmbeddedFlash,eFlash)制程技术生产的现场可编程门阵列(FPGA)平台,让eFlash制程技术顺利迈入65纳米世代,对其未来进一
本文将只专注于两个方面:高端成像系统和便携式诊断系统。这两种类型的应用都具有相似的需求,即能够提供高性能和高精度的组件。 以上提到的系统需要准确的测量,精确的数据处理和高度复杂的数字处理,特别是
AFDX-ES SoC验证平台的构建与实现
AFDX-ES SoC验证平台的构建与实现
AFDX-ES SoC验证平台的构建与实现
目前的卫星遥感图像压缩系统硬件方案大多基于高性能可编程逻辑器件FPGA[2-4]。但这种方案整系统成本居高不下,且FPGA存在单粒子翻转效应。因此,笔者提出一种多DSP+FPGA的硬件设计结构,使用DSP取代FPGA完成核心算法,而仅用一个FPGA进行管理和控制。该硬件设计成本较低。
目前的卫星遥感图像压缩系统硬件方案大多基于高性能可编程逻辑器件FPGA[2-4]。但这种方案整系统成本居高不下,且FPGA存在单粒子翻转效应。因此,笔者提出一种多DSP+FPGA的硬件设计结构,使用DSP取代FPGA完成核心算法,而仅用一个FPGA进行管理和控制。该硬件设计成本较低。
摘要:高级数据链路控制HDLC协议是一种面向比特的链路层协议,具有同步传输数据、冗余度低等特点,是在通信领域中应用最广泛的链路层协议之一。提出实现HDLC通信协议的主要模块——CRC校验模块及‘0&
抢在台积电之前,联电日前率先与合作伙伴美高森美(Microsemi)共同发布首款采用65奈米嵌入式快闪(Embedded Flash,eFlash)制程技术生产的现场可编程门阵列(FPGA)平台,让eFlash制程技术顺利迈入65奈米世代,对其未来进
摘要:设计了基于nRF24L01无线数据传输芯片和Fusion StartKit开发板的智能探测系统。通过开启nRF24L01的ACK PAYLOAD功能实现车载系统与上位机之间的双向通信,采用Actel公司带有APB3总线的8051S软核在Fusion Star
【摘要】将LED 显示屏的特点和自由立体显示的视觉效果相结合,采用特殊的LED 立体显示屏,利用片上系统(SoC)和可编程片上系统(SoPC)的设计方法,提出立体LED 显示屏控制系统的完整设计方案。在LED 时序发生器的设