如何防止器件“砖头化”,只发出警告就够了吗?“系统正在更新,请勿关闭电源。”我们都看到过这个警告,它通常在电子器件要在闪存安装代码更新时出现。
MathWorks今日发布了HDL Verifier中的新功能,用来加快 FPGA 在环(FIL)验证。利用新的 FIL 功能,可以更快地与 FPGA 板通信,实现更高的仿真时钟频率。
亚马逊 EC2 F1实例采用了赛灵思最新 16nm UltraScale+ FPGA
一年一度的Altera技术日活动今年已经正式更名为ISDF大会,会场配色也全部变成了Intel蓝。在今年8月份,Altera正式化身为Intel的PSG事业部首次在北京举行了小型媒体见面会,而这次ISDF则是第一个正式大规模的以Intel
采用了最新一代 FPGA 加速器及工具实现应用性能上的突破
为了满足智能手机功能日益提高的数据需求,现代数字移动通信系统的基础设施必须持续发展以支持更宽的带宽和更快的数据转换。为实现高速的数据速率,数字转换器中的数字中频
All Programmable技术和器件的全球领先企业赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX))宣布,采用HBM和CCIX技术的新型16nm Virtex® UltraScale+™ FPGA的细节。该支持HBM的FPGA系列,拥有最高存储器带宽,相
去年Intel宣布斥资167亿美元收购了全球第一大FPGA公司Altera,而且这家公司还是Intel为数不多的晶圆代工合作伙伴。虽然 Intel财大气粗,不过167亿美元的收购价在半导体行业
从大学时代第一次接触FPGA至今已有10多年的时间,至今记得当初第一次在EDA实验平台上完成数字秒表、抢答器、密码锁等实验时那个兴奋劲。当时由于没有接触到HDL硬件描述语言
介绍了一种基于fpga的多轴控制器,控制器主要由arm7(LPC2214)和fpga(EP2C5T144C8)及其外围电路组成,用于同时控制多路电机的运动。利用Verilog HDL硬件描述语言在fpga中实现
信息化时代的到来,使得信息和数据成为推动社会发展的主要因素,对于数据的处理提出了更高的要求。为了适应时代发展的需求,现代数据信息处理技术必须具备快速的数据采样能
IP(Intelligent Property)核是具有知识产权核的集成电路芯核总称,是经过反复验证过的、具有特定功能的宏模块,与芯片制造工艺无关,可以移植到不同的半导体工艺中。到了S
摘要:提出一种DSP 通过EMIF 接口控制复杂系统的方案。通过将DSP 芯片连接多片FPGA,并利用FPGA 与各种外部芯片连接,使得DSP 通过EMIF 接口就能控制各种芯片,实现复杂系
在 FPGA、GPU 或 ASIC 控制的系统板上,仅有为数不多的几种电源管理相关的设计挑战,但是由于需要反复调试,所以这类挑战可能使系统的推出时间严重滞后。不过,如果特定设计或类似设计已经得到电源产品供应商以及 FPGA、GPU 和 ASIC 制造商的验证,就可以防止很多电源和 DC/DC 调节问题。
基于 FPGA 的平台支持云端智能应用的快速发展
Achronix Semiconductor公司宣布:推出可集成至客户系统级芯片(SoC)中的Speedcore™ 嵌入式FPGA(embedded FPGA ,eFPGA)知识产权(IP)产品,并即刻开始向客户供货。S
Achronix Semiconductor公司(Achronix Semiconductor CorporaTIon)今日宣布:推出可集成至客户系统级芯片(SoC)中的Speedcore™ 嵌入式FPGA(embedded FPGA ,eFPGA)知
CRC基本原理在串行数据流的最有效的检错方案是CRC(Cyclic Redundancy check)循环冗余检验,CRC循环冗余校验最根本的原理就是将原始数据除以某个固定的数,然后所得的余数就
FPGA是一种可编程的硅芯片,DSP是数字信号处理,当系统设计人员在项目的架构设计阶段就面临到底采用FPGA还是DSP的重要问题。本文将首先分别介绍FPGA和DSP的特点,然后再从内
引言现场可编程门阵列(FPGA)芯片在许多领域均有广泛的应用,尤其是在无线通信领域。FPGA具有极强的实时性和并行处理能力,这使其对信号进行实时处理成为可能。FPGA内部一般