一.项目背景随着电子技术的发展,以单片机为核心的多功能电能表已逐渐普及,这一类电能表具有较高的测量精度和运算速度,能够对各月电能的消耗进行记录,保存电能的最大需求
诱发电位是神经系统接受各种外界刺激后所产生的特异性电反应。它在中枢神经系统及周围神经系统的相应部位被检出,与刺激有锁时关系的电位变化,具有能定量及定位的特点,往往较常规脑电图检查有更稳定的效果,从而在
现在的大多数仪器通过将封闭式FPGA与固定固件相结合来实现仪器的各种功能。如果您看过一个拆解后的示波器,您可能已经看过里面的FPGA.FPGA提高了测试仪器的处理能力,而
曾几何时,高清晰度平板显示电视机对普通消费者来说价格高昂。如今,它们已能够被经济地大量生产,而且价格能为大多数家庭所接受。显示板制造商正在扩大生产能力,以满足需求并促进更高的消费量。根据 iSuppli 公司
如果设计中有多个模块,每个模块内部有许多寄存器或者存储块需要配置或者提供读出那么实现方式有多种,主要如下:实现方式一:可以在模块顶部将所有寄存器引出,提供统一的模块进行配置和读出。这种方式简单是简单,
工业自动化(Industrial Automation)发展迅速增温,已成为嵌入式处理器业者的新战场。由于工业自动化牵涉大规模的控制器换新需求,加上须导入高可靠度、高安全性工业乙太网路(Ethernet),以及多轴、高精准度马达控制
工业马达虽仅占全球马达使用量的一小部分,不过因耗电量惊人,已使其成为国际上马达能源效率主要管制对象(表1)。据了解,以一个11千瓦(kW)、效率为IE3的工业感应马达而言,当该马达每年运转四千个小时,并连续运转20
如果设计中有多个模块,每个模块内部有许多寄存器或者存储块需要配置或者提供读出那么实现方式有多种,主要如下:实现方式一:可以在模块顶部将所有寄存器引出,提供统一的模块进行配置和读出。这种方式简单是简单,
一、FPGA与CPLD的基本概念1.CPLDCPLD主要是由可编程逻辑宏单元(LMC,Logic Macro Cell)围绕中心的可编程互连矩阵单元组成,其中LMC逻辑结构较复杂,并具有复杂的I/O单元互连结构,可由用户根据需要生成特定的电路结
针对智能家居的应用需要和智能手机的日益普及,设计并实现了一个以Android手机作为遥控终端及FPGA为主控中心的智能家居系统,该系统利用蓝牙进行通信,应用多种传感器,实现视频监控、学习型红外遥控、温湿度采集、
直接数字频率合成技术(DDS)作为第三代频率合成技术,广泛应用于仪器仪表、通信、雷达等领域。基于DDS技术设计的频率合成器输出方波时,存在明显的重影现象,这直接影响了方波的质量。对方波重影出现的原因进行了分析,并提出一种适用于FPGA的改进算法,较好地弱化了方波重影。
传统的监控系统需要安保人员实时监控画面或事后回放视频记录进行人工分析,不但成本高,而且效率低。目前很多视频监控系统也只是做到了网络化,而且由于受网络带宽的限制,
本文提出了一种基于FPGA和USB接口的验光仪控制系统设计方案,该方案中的全自动电脑验光的接口设计是在原先验光仪的基础进行了改进,设计了基于FPGA的全自动电脑控制系统,并采用了先进的USB技术连接设备与电脑,提高了数据传输速率,增加了定位精度,并且缩短了验光过程的时间。
许多数字处理系统都会使用FPGA,原因是FPGA有大量的专用DSP以及block RAM资源,可以用于实现并行和流水线算法。因此,通常情况下,FPGA都要和高性能的ADC和DAC进行接口
摘要:调幅是中短波广播中一种主要的调制方式。本文针对现有的模拟短波AM解调器的不足,提出了一种基于FPGA的全数字解调器。其最大的优点是将系统中的模拟电路压缩到最小。短波信号在前端经过模数转换器采样后直接送
摘要:设计了一种多通道频率测量系统。系统由模拟开关、信号调理电路、FPGA、总线驱动电路构成,实现对频率信号的分压、放大、滤波、比较、测量,具备回路自测试功能,可与主设备进行数据交互,具有精度高、可扩展、
引言在很多电子系统中,有必要为特定类型负载提供双极性 (正和负) 电压或电流。需要双极性电压 / 电流的负载包括 FPGA体偏置应用、热电冷却器、DC 电动机以及其他很多类型
21ic讯 Altera公司今年早些时候宣布了早期客户基准测试结果获得成功,在此基础上,今天发布面向Stratix® 10 FPGA和SoC的早期试用设计软件,这是业界第一款针对14-nm FPGA的设计软件。客户现在可以启动自己的Str
变化迅速的市场需求驱使越来越多的系统设计者在他们的嵌入式解决方案中使用PLD来缓解产品上市时间的压力以及设计灵活性需求。该市场传统上由ASSP和ASIC所主宰。而PLD过去一直被认为是高成本、高功耗的方案。但是,随
USB 芯片和软件厂商飞特蒂亚(FTDI)公司发布一款灵活而强大的开发平台 Morph-IC-II ,可加速基于FPGA的应用与制作,并简化先进逻辑电路设计中整合高速480Mbit/s USB通讯作业