MCU

我要报错
微控制单元(Microcontroller Unit;MCU) ,又称单片微型计算机(Single Chip Microcomputer )或者单片机,是把中央处理器(Central Process Unit;CPU)的频率与规格做适当缩减,并将内存(memory)、计数器(Timer)、USB、A/D转换、UART、PLC、DMA等周边接口,甚至LCD驱动电路都整合在单一芯片上,形成芯片级的计算机,为不同的应用场合做不同组合控制。诸如手机、PC外围、遥控器,至汽车电子、工业上的步进马达、机器手臂的控制等,都可见到MCU的身影。
  • 世强携手Ramtron开启FRAM及MCU应用新前景

    7月2日,由元器件分销商深圳世强电讯联合铁电专家瑞创(Ramtron)国际,举办的“铁电存储器及MCU应用技术全国巡回研讨会”在深圳圆满结束。 此次研讨会于6月23日在北京拉开帷幕,来自Ramtron的多名技术专家向

  • 基于CC1100的无线手持终端的设计

    在布线繁杂、不方便或不允许布线的情况下,人们都希望能通过短距离无线通信方案来解决。常见的应用有RFID、无线抄表、无线餐饮点菜系统、无线监控等。随着射频通信技术和相关产品的日趋成熟以及人们生活水平和要求的不断提高,餐饮行业的信息化建设方兴未艾。餐馆服务员手中的点菜器是餐饮点菜系统的数据采集部分,它与基站的通信是无线方式。本文介绍一种适用于中小餐馆的普及型无线点菜手持终端设备(经适当改动可用于其他领域),它采用高性能、低价位、低开发成本的C8051F340单片机作为MCU,以Chipcon公司新推出的一体化无线收发芯片CC1100为射频收发器,工作在免许可证的ISM(工业、科研及医疗)频段的433MHz。

  • 汽车拉动MCU需求 厂商角逐新兴市场

  • 基于CC1100的无线手持终端的设计

    在布线繁杂、不方便或不允许布线的情况下,人们都希望能通过短距离无线通信方案来解决。常见的应用有RFID、无线抄表、无线餐饮点菜系统、无线监控等。随着射频通信技术和相关产品的日趋成熟以及人们生活水平和要求的不断提高,餐饮行业的信息化建设方兴未艾。餐馆服务员手中的点菜器是餐饮点菜系统的数据采集部分,它与基站的通信是无线方式。本文介绍一种适用于中小餐馆的普及型无线点菜手持终端设备(经适当改动可用于其他领域),它采用高性能、低价位、低开发成本的C8051F340单片机作为MCU,以Chipcon公司新推出的一体化

  • 嵌入式多媒体处理器:选择双内核或单内核?

    针对嵌入式多媒体应用选择一个处理器是一项复杂的工作,涉及到对处理器内核架构以及外设的全面分析,需要完全掌握视频、音频数据在系统中传输方式,以及正确评价在一个可接受的功耗水平下可达到什么样的处理能力。

  • 嵌入式多媒体处理器:选择双内核或单内核?

    嵌入式多媒体处理器:选择双内核或单内核?

  • 解析:单内核与双内核的EMP

    针对嵌入式多媒体应用选择一个处理器是一项复杂的工作,涉及到对处理器内核架构以及外设的全面分析,需要完全掌握视频、音频数据在系统中传输方式,以及正确评价在一个可接受的功耗水平下可达到什么样的处理能力。

  • 解析:单内核与双内核的EMP

    解析:单内核与双内核的EMP

  • 三款用于汽车的Power Architecture MCU(飞思卡尔)

    飞思卡尔半导体扩大Power Architecture™微控制器(MCU)组合,以满足需要32位性能、且对成本敏感的大量汽车应用的需求。公司已经推出三个新型汽车MCU系列,优化安全、底盘、组合仪表、车身电子和网关设计。

  • 三款用于汽车的Power Architecture MCU(飞思卡尔)

    飞思卡尔半导体扩大Power Architecture™微控制器(MCU)组合,以满足需要32位性能、且对成本敏感的大量汽车应用的需求。公司已经推出三个新型汽车MCU系列,优化安全、底盘、组合仪表、车身电子和网关设计。

  • 一种8位嵌入式RISC MCU IP核数据通道模型设计

    一种8位嵌入式RISC MCU IP核数据通道模型设计

  • 使用双处理器延长电池寿命

    在面临必须延长电池寿命的需求时,很多系统设计师认为单个芯片所消耗的功耗比两个芯片要少。原因似乎很简单:芯片间通信比单个芯片工作消耗更多的功耗,两个芯片上有更多的晶体管,因此要比有相同功能的单芯片有更多的漏电流。但功耗节省技术却给这种传统观点迎头一击。 DSP设计师将更多的功能,如加速器、通信模块和网络外设集成到DSP芯片上,使芯片对工程师更为有用。但这种更强大的芯片在完成简单的内务管理或监控任务时,会消耗比该任务所需更多的功耗。在多种情况下,设计师无法只启用DSP芯片中所需部分的功能。

  • 基于ARM的可定制MCU可承担FPGA的工作

    如今的产品生命周期可能短至六个月,因此在这种情况下要想取得定制ASIC的低成本、低功耗和高性能优势几乎是不可能的。定制ASIC的设计周期通常要一年左右,这通常要比终端产品的生命周期还要长。另外,标准单元ASIC还具有NRE费用(非重复工程成本),对于基本的0.13微米设计,该成本约为30万美元,而对于具有复杂IP内容的90nm设计将超过100万美元。因而当每年的批量小于10万片时,从经济角度看就不具有可行性。