利用复位端构成的模6计数器电路利用集成计数器的预置端和复位端可以构成任意模计数器。 下图所示依次是利用74163和74192构成的模6计数器,工作波形图如图。利用预置端构成的模六计数器
引言 在高速源同步应用中,时钟数据恢复是基本的方法。最普遍的时钟恢复方法是利用数字时钟模块(DCM、)产生的多相位时钟对输入的数据进行过采样。但是由于DCM的固有抖动,在频率很高时,利用DCM作为一种数据恢复的
摘要:本文基于简化的IEEE1451智能传感器信息模型,提出了基于嵌入式Internet技术的IP传感器模型,并进行了原型实现。分析了IP传感器的网络时延问题,并在网络环境下对其时延性能进行了测试。实验结果表明,所设计的IP传感
现代化生产和科学研究对图像采集系统的要求日益提高。传统的图像采集卡速度慢、处理功能简单,不能很好地满足特殊要求,因此,我们构建了高速图像采集系统。它主要包括图像采集模块、图像低级处理模块以及总线接
根据高频地波雷达探测海洋表面动力学要素和目标的不同要求,给出基于AD9857数字正交上变频器和VXI总线传输模式,采用m系列伪随机码调相体制的高频地波雷达发射硬件平台的设计方法。
5965A/MAX5965B是四路、单芯片、-48V电源控制器,设计用于IEEE® 802.3af标准/pre-IEEE 802.3at兼容供电设备(PSE)。这两款器件提供用电设备(PD)侦测、分级、限流以及直流和交流负载断开检测,满足IEEE 802.3af标准
MAXQ8913及其它MAXQ®微控制器采用的Harvard存储器映射架构为用户提供了极大的灵活性,可根据需要将不同的物理内存(例如数据SRAM)映射为程序或数据内存空间。在特定环境下,从数据SRAM执行一个程序的部分代码能够
引 言 FPGA广泛应用在电子通信领域,其安全性引起了注意,本文针对安全配置提出了解决方案。 现场可编程门阵列FPGA(Field Programmablc Gate Array)是基于门阵列方式为用户提供可编程资源的,其内部逻辑结构的
该应用笔记讨论了鉴频鉴相器的指标对锁相环(PLL)死区及抖动性能的影响。在使用电荷泵环路滤波的PLL设计中,通过产生具有最小脉宽的鉴相输出脉冲,可以减轻PLL的死区效应和相关的锁相环抖动。 锁相环广泛用于电信行业
介绍了监控终端系统的构成,重点阐述图像采集、运动检测和GPRS无线数据传输的实现方法,将感兴趣的监控图像传输至监控中心,从而大大减少GPRS传输的数据流量,降低了成本,减轻了监控人员的工作强度。
激光模块需对雪崩光电二极管(APD)的非线性响应进行补偿。本应用笔记以DS1875 SFP控制器为例,探讨如何使用Maxim的光控制器完成非线性补偿。 APD特性 光模块采用基于雪崩光电二极管(APD)的光接收器支持高灵敏度设计。
ADL5535应用电路 (评估板参考电路)Figure 10 shows the schematic for the ADL5535 evaluation board. The board is powered by a single 5 V supply. The components used on the board are listed in Table 4. Pow
1 意义 简单的多机间数据通信在我们的设计中很普遍,一般情况下数据传输距离很短,不会超过百十m,因此仅采用双绞线加RS232或RS485标准就可以有效传输。但有时多机之间的距离也会很远,如我们所设计的一个
CCD(Charge Coupled Device)图像传感器(以下简称CCD)和CMOS图像传感器(CMOS Image Sensor以下简称CIS)的主要区别是由感光单元及读出电路结构不同而导致制造工艺的不同。CCD感光单元实现光电转换后,以电荷的方
1 引言 随着数字信号处理器、超大规模集成电路的高速发展,语音记录技术已从模拟录音阶段过渡到数字录音阶段。在数字化录音技术中,压缩后的语音数据有些存储在硬盘中,有些存储在带有掉电保护功能的RAM或FL