在进行图像采集过程中,重点需要解决采集系统的实时性问题。而这里选用的多线阵CCD拼接图像的采集方法势必导致在低级算法阶段会产生极大的数据流,应用一个高速的嵌入式处理模块则能很好地完成图像处理的低级算法部分。在此分析了玻璃缺陷采集处理系统的工作过程,对系统内存控制做了详细的描述,并在FPGA内实现了图像的低级处理,从而使计算机从低级处理的大量数据中解脱出来。
该设计利用FPGA的嵌入式软核NiosⅡ处理器,通过嵌入式操作系统μC/OS-Ⅱ,实现了在FPGA内的自相关计算器;利用FPGA强大的并行运算功能和自带存储器实现的“乒乓”RAM,通过软核NiosⅡ输出控制字实时切换调用两个“乒乓”RAM的存储和读取功能,使之同时完成对采集数据的缓冲存储和向乘法器提供计算数据的功能,使芯片的整个数字处理链路连续化。另外,采用多比特进行自相关运算较之于现在天文台使用的1 b量化自相关器,能有效地提高SNR退化比。
基于FPGA嵌入式的多比特自相关器设计
S2C公司近日宣布,S2C公司的ASIC原型的硬件和软件正式被炬力半导体公司采用在其芯片设计流程中。炬力使用S2C的Virtex-5 TAI Logic Module,一种基于FPGA的原型系统,以及TAI Player Pro软件加速SoC设计创造,验证及在
Turbo码是由法国人Berrou于1993年提出的一种性能优越的信道编码方案[1],其应用已逐步推广到卫星通信、移动通信和计算机通信等领域。交织器作为Turbo码编码器中的重要组成部分,在Turbo码的性能中起着至关重要
市场变化正在推动着高带宽的进一步发展,尤其在消费类视频显示领域。一方面,新的技术不断涌现,高清晰度视频、3D立体视频不仅需要更高的带宽,同时,成本也变得更加敏感。在过去的两年里,液晶电视,高清晰度液晶显
Altera拓展其成功的CycloneFPGA系列并延续其收发器技术领先优势,于今天发布Cyclone IV FPGA新系列。在移动视频、语音和数据访问以及高质量3D图像对低成本带宽需求的推动下,Cyclone IV FPGA系列增加了对主流串行协
关键字: 炬力半导体 S2C ASIC Virtex-5 TAI Logic Module S2C公司宣布, S2C公司的ASIC原型的硬件和软件正式被炬力半导体公司采用在其芯片设计流程中。炬力使用S2C的Virtex-5 TAI Logic Module,一种基于FPGA的原
Altera拓展其成功的CycloneFPGA系列并延续其收发器技术领先优势,于今天发布Cyclone IV FPGA新系列。在移动视频、语音和数据访问以及高质量3D图像对低成本带宽需求的推动下,Cyclone IV FPGA系列增加了对主流串行协
在低成本、多通道数据采集系统中,串行接口A/D转换器得到了广泛的应用,但是通道的轮换以及串行数据的传输会降低数据采集的速度和CPU的工作效率。以ADS7844为例介绍基于FPGA和VHDI。语言的A/D控制器设计方法,并通过计算机时序仿真结果验证了该控制器的正确性。该控制器具有输入通道自动转换、数据并行输出等特点,提高了采集速度和CPU的工作效率。
若没有进一步创新,设计师们将有可能在2020年迎来“黑暗”的硅世纪。能耗无法支撑设计出的高密度芯片。ARM公司首席技术官Mike Muller在主要讨论FPGA和上网本未来的ARM年度技术大会上这么警告说。 他在演讲中说,10年
基于FPGA的多通道串行A/D转换器的控制器设计
0 引言 时钟数据恢复电路是高速收发器的核心模块,而高速收发器是通信系统中的关键部分。随着光纤在通信中的应用,信道可以承载的通信速率已经可以达到GHz,从而使得接收端的接收速率成为限制通信速率的主要瓶颈
0 引言 冷冻干燥技术自1980年代在我国兴起以来已取得长足发展,并已广泛应用于食品、低温和真空等科学领域,基于一些食品和药品加工行业的工艺需要,真空冷冻干燥技术需要迅速应用与推广。控制系统对物料的加工
针对大地电磁探测系统的特点,设计了以FPGA为核心处理器的多通道高分辨率电磁数据采集系统,解决了五路24位ADC芯片ADS1255与ARM之间接口复杂、难以实现的问题。详细介绍了FPGA逻辑设计的模块划分和具体实现。本方案外围电路结构简单可靠,易于扩展,实现了采集系统的高性能和高可靠性,特别适用于多通道高精度的数据采集系统。
Altera公司 宣布,开始量产发售Stratix® IV GT EP4S100G2 FPGA,这是业界首款集成了11.3-Gbps收发器的FPGA。Stratix IV GT FPGA是目前唯一满足100G以太网(GbE)和100G光传送网(OTN)下一代成帧器、MAC、桥接和交换
提出了一种新的基于虚拟图像注入的目标模拟器的研究方法。该方法基于速度追踪原理。模拟器从主控计算机获得跟踪设备及目标的参数,用DSP产生图像数据,FPGA控制图像时序,最后通过Camera Link接口将目标跟踪的图像数据发送出去,完成对目标捕获及跟踪的模拟训练过程。给出了软、硬件实现的方案和结构。跟踪捕获过程可以达到目标场景的全景性和实时性,能够满足光电跟瞄设备的运行维护与操作训练要求。