FPGA

我要报错
FPGA(Field-Programmable Gate Array),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。
  • 赛灵思采28nm工艺加速平台开发

    赛灵思公司 宣布, 为推进可编程势在必行之必然趋势, 正对系统工程师在全球发布赛灵思新一代可编程FPGA平台。和前代产品相比, 全新的平台功耗降低一半,而性能提高两倍。通过选择一个高性能低功耗的工艺技术,一个

  • 赛灵思宣布采用 28 纳米工艺加速平台开发

    全球可编程逻辑解决方案领导厂商赛灵思公司 (Xilinx Inc.) 今天宣布, 为推进可编程势在必行之必然趋势, 正对系统工程师在全球发布赛灵思新一代可编程FPGA平台。和前代产品相比, 全新的平台功耗降低一半,而性能提

  • Xilinx传将委托台积电生产28nm制程FPGA

    日本媒体日刊工业新闻23日报导,可程序逻辑组件厂商Xilinx, Inc.将委托台湾台积电(2330)和南韩三星电子生产采用28奈米(nm)制程的可编程逻辑门阵列组件(Field-Programmable Gate Arrays, FPGA);此也将为Xilinx首度委

  • DSP和FPGA在汽车电子中的广泛应用

    1  引言  20世纪末,全球范围内兴起的信息革命浪潮,为汽车工业的突破性发展提供了千载难逢的机遇,信息技术的广泛应用是解决汽车带来的诸如交通拥挤、交通安全、环境污染、能源枯竭等问题的最佳途径。同时,随着

  • 利用串行RapidIO实现FPGA协处理

    为了支持“三重播放”应用,人们对高速通信和超快速计算的需求日益增大,这向系统开发师、算法开发师和硬件工程师等人员提出了新的挑战,要求他们将各种标准、组件和联网设备融合成一个整体

  • 基于FPGA的高速定点FFT算法的设计方案

    基于FPGA的高速定点FFT算法的设计方案

  • 基于FPGA的光电抗干扰电路设计方案

    基于FPGA的光电抗干扰电路设计方案

  • FC-AL系统中FPGA的弹性缓存设计

    引 言一个简化的异步数据通信系统如图1所示。接收机端从接收到的来自串行链路的比特流中提取时钟信号Clk1,作为其工作时钟源;而发送机端采用本地晶振和锁相环产生的时钟Clk2,作为其工作时钟源。接收机在时钟Clk1的

  • FPGA硬件系统的调试方法

    FPGA硬件系统的调试方法

  • 低功耗FPGA电子系统优化方法

    首先与实测系统功耗进行对比,验证了Xilinx公司ISE软件包中FPGA功耗估算工具XPower的准确性。然后对FPGA设计中影响系统功耗的几个相互关联的参数进行取样,通过软件估算不同样点下的系统功耗,找到功耗最低的取样点,得到最佳设计参数,从而达到优化系统设计的目的。实验中通过这种方法,在一个FPGA读写SRAM的系统中,在单位时间读写操作数固定的条件下,选取了读写频率与读写时间占空比这两个参数来优化系统功耗。最终测试数据证明了该方法的正确性。

  • Altera Cyclone III LS FPGA备受编辑媒体赞誉

    Altera公司宣布,公司的Cyclone III LS FPGA得到了电子行业编辑们的高度认同。EDN、《嵌入式计算设计》(Embedded Computing Design)以及OpenSystems媒体的编辑对Altera Cyclone III LS FPGA在低功耗、高密度和小外

  • 低功耗FPGA电子系统优化方法

    首先与实测系统功耗进行对比,验证了Xilinx公司ISE软件包中FPGA功耗估算工具XPower的准确性。然后对FPGA设计中影响系统功耗的几个相互关联的参数进行取样,通过软件估算不同样点下的系统功耗,找到功耗最低的取样点,得到最佳设计参数,从而达到优化系统设计的目的。实验中通过这种方法,在一个FPGA读写SRAM的系统中,在单位时间读写操作数固定的条件下,选取了读写频率与读写时间占空比这两个参数来优化系统功耗。最终测试数据证明了该方法的正确性。

  • FC-AL系统中FPGA的弹性缓存设计

    一个简化的异步数据通信系统如图1所示。接收机端从接收到的来自串行链路的比特流中提取时钟信号Clk1,作为其工作时钟源;而发送机端采用本地晶振和锁相环产生的时钟Clk2,作为其工作时钟源。接收机在时钟Clk1的上升沿把数据写入弹性缓存,发送机在时钟Clk2的上升沿从弹性缓存中读出数据,从而实现数据的同步。

  • 基于NiosⅡ软核的车辆牌照识别系统研制

    智能交通管理系统是21 世纪道路交通管理的发展趋势。利用网络和GPRS 通信, 牌照自动识别监控系统能够自动、实时地检测车辆、识别汽车牌照, 从而实现道路交通智能化管理。由于传统的PC机+ 算法的设计结构体积大, 不能满足便携的要求, 更不适合露天使用; 而采用通用的DSP 芯片组成的系统, 外围电路较复杂, 设计与调试都要较长的时间, 且系统的可扩展性不好。利用32 位Nios Ⅱ软核处理器在FPGA 上完成设计, 减小了系统的体积, 而且在PC机上开发的程序可移植到Nios Ⅱ处理器上, 实现了片上系统。采用Nios Ⅱ处理器的自定义指令, 用硬件实现部分算法, 大大提高了数据的处理速度, 保证了较好的实时性。在外围电路不变的情况下, 通过更新FPGA 内部的电路设计, 能使系统功能升级和增强。下面介绍一种基于Nios Ⅱ软核的车辆牌照识别系统的自行研制。

  • 基于FPGA的扫频信号源的研究与设计

    介绍扫频电路和DDS技术的原理,利用FPGA设计一个以DDS技术为基础的扫频信号源,给出用Verilog语言编程的实现方案和实现电路。并通过采用流水线技术提高了相位累加器的运算速度,通过改进ROM压缩算法以减小存储器的容量,完成了对整个系统的优化设计。运用QuartusⅡ软件仿真验证了程序设计的正确性,最终在硬件电路上实现了该扫频信号源。

  • 基于FPGA和MB86S02的数字图像处理系统设计

    介绍了基于SOPC技术的嵌入式数字图像处理系统的设计方法,该系统以Alteral公司的Nios嵌入式软件处理器为核心来分别对图像的采集、存储,图像处理,显示等功能模块进型结构设计,最后把处理数据通过网络发送到接收端,从而完成了利用嵌入式系统和Internet技术的信息沟通。

  • 理解FPGA 中的压稳态

    理解FPGA 中的压稳态 本白皮书介绍FPGA 中的压稳态,为什么会出现这一现象,它是怎样导致设计失败的。介绍怎样计算压稳态MTBF,重点是对结果造成影响的各种器件和设计参数。 引言 当信号在不相关或者异步时钟域

  • 在40G/100G 应用中使用10-Gbps收发器

    本白皮书介绍向100G 接口过渡的关键推动力量,以及怎样利用FPGA 特有的功能来实现这一高速接口。数据中心以及核心网系统中新出现的40GbE 和100GbE 标准主要依靠FPGA 来链接本系统和其他协议的基础设备。Stratix IV

  • 28nm下求变革,Altera三大技术创新欲开启FPGA新时代

    “市场对于高带宽的需求越来越迫切,传统摩尔定律显然无法完全解决现阶段的问题。高带宽,低功耗,小面积。。。” Altera公司产品及企业市场副总裁Vince Hu指出,“Altera正在试图用全新的方式来改变这一切”。事实上

  • 采用带有收发器的全系列40-nm FPGA 和ASIC 实现创新设计

    人们对宽带服务的带宽要求越来越高,促使芯片供应商使用更多的高速串行收发器。因此,下一代应用采用了多种数据速率,从几Mbps 到数百Gbps,在一种设备中集成了多种协议和服务。以太网等迅速发展的标准以及对提高