基于FPGA的数字电视信号发生器的设计与实现
赛灵思公司(Xilinx, Inc)推出一款集成了赛灵思汽车(XA)现场可编程门阵列(FPGA)和知识产权(IP)的解决方案。
集成XA FPGA和IP的解决方案(Xilinx)
随着FPGA制造工艺尺寸持续缩小、设计配置更加灵活,以及采用FPGA的系统的不断发展,原来只采用微处理器和ASIC的应用现在也可以用FPGA来实现了。最近FPGA供应商推出的新型可编程器件进一步缩小了FPGA和ASIC之间的性能差别。尽管这类器件的可配置性对设计工程师很有吸引力,但使用这些器件所涉及的复杂设计规则和接口协议,要求设计工程师经过全面的培训,并需要进行参考设计评估、设计仿真和验证工作。另一方面,FPGA应用中非常复杂的模拟设计,例如用于内核、I/O、存储器、时钟和其它电压轨的DC/DC稳压器,
随着FPGA制造工艺尺寸持续缩小、设计配置更加灵活,以及采用FPGA的系统的不断发展,原来只采用微处理器和ASIC的应用现在也可以用FPGA来实现了。最近FPGA供应商推出的新型可编程器件进一步缩小了FPGA和ASIC之间的性能差别。尽管这类器件的可配置性对设计工程师很有吸引力,但使用这些器件所涉及的复杂设计规则和接口协议,要求设计工程师经过全面的培训,并需要进行参考设计评估、设计仿真和验证工作。另一方面,FPGA应用中非常复杂的模拟设计,例如用于内核、I/O、存储器、时钟和其它电压轨的DC/DC稳压器,
FPGA系统的供电要求和最新DC/DC稳压器解决方案
如今的产品生命周期可能短至六个月,因此在这种情况下要想取得定制ASIC的低成本、低功耗和高性能优势几乎是不可能的。定制ASIC的设计周期通常要一年左右,这通常要比终端产品的生命周期还要长。另外,标准单元ASIC还具有NRE费用(非重复工程成本),对于基本的0.13微米设计,该成本约为30万美元,而对于具有复杂IP内容的90nm设计将超过100万美元。因而当每年的批量小于10万片时,从经济角度看就不具有可行性。
基于ARM的可定制MCU可承担FPGA的工作
一种基于高性能FPGA+DSP核心架构的实时三维图像信息处理系统。介绍了系统硬件结构和数据处理流程,按模块分析了硬件设计和逻辑连接,给出了图像预处理和三维重建算法的硬件实现流程。
设计了一套基于FPGA的通用离线开关电源硬件模拟开发平台,并对此硬件开发平台的硬件组成及工作原理进行了分析。利用此硬件开发平台对开关电源控制器进行硬件模拟,可以弥补控制芯片设计过程中软件仿真的不足,大大缩短控制芯片开发周期。
一种基于高性能FPGA+DSP核心架构的实时三维图像信息处理系统。介绍了系统硬件结构和数据处理流程,按模块分析了硬件设计和逻辑连接,给出了图像预处理和三维重建算法的硬件实现流程。
设计了一套基于FPGA的通用离线开关电源硬件模拟开发平台,并对此硬件开发平台的硬件组成及工作原理进行了分析。利用此硬件开发平台对开关电源控制器进行硬件模拟,可以弥补控制芯片设计过程中软件仿真的不足,大大缩短控制芯片开发周期。
在IC市场低迷之际,赛灵思(Xilinx)和QuickLogic Corp.这两家FPGA厂商最近分别宣布裁员。 赛灵思表示,受重组影响,它将削减大约250个职位,约占公司员工数量的7%。该公司表示,预计这次裁员将在下一财季结
从全球定位系统到音视频媒体流处理,这些应用都需要实时地执行复杂的算法,很多这些算法都需要遵从定期更新的行业标准。工程师开发这些应用面临的挑战是在单位成本、外形尺寸和功耗,以及严格的成本和开发时间约束下,优化这些算法的执行,这些产品通常是大批量生产。终端用户产品必须能以合理的成本对处理算法进行升级。
数字信号处理器具有高效的数值运算能力,并能提供良好的开发环境,而可编程逻辑器件具有高度灵活的可配置性.本文描述了通过采用TMS320032浮点DSP和可编程逻辑器件(FPGA)的组合运用来构成高速高精运动控制器,该系统通过B样条插值算法对运动曲线进行平滑处理以及运用离散PID算法对运动过程加以控制.
去年10月, Altera公司在北京宣布了该公司的45nm FPGA的生产计划。今年5月20日,Altera公司在北京发布了采用最新工艺制程的FPGA和HardCopy ASIC,并非45nm,而是TSMC今年3月才发布的40nm工艺。面对大家的疑问,Alter
从全球定位系统到音视频媒体流处理,这些应用都需要实时地执行复杂的算法,很多这些算法都需要遵从定期更新的行业标准。工程师开发这些应用面临的挑战是在单位成本、外形尺寸和功耗,以及严格的成本和开发时间约束下,优化这些算法的执行,这些产品通常是大批量生产。终端用户产品必须能以合理的成本对处理算法进行升级。