随着软件无线电技术和FPGA、DSP、AD 等技术的高速发展,数字接收机的应用日益广泛。为了扩大数字接收机的ADC 动态范围,广泛采用了自动增益控制(AGC) ,使接收机的增益随着信号的强弱进行调整,其性能的好坏直接
设计了一种基于FPGA的1024点16位FFT算法,采用了基4蝶形算法和流水线处理方式,提高了系统的处理速度,改善了系统的性能。提出了先进行前一级4点蝶形运算,再进行本级与旋转因子复乘运算的结构。合理地利用了硬件资源。对系统划分的各个模块使用Verilog HDL进行编码设计。对整个系统整合后的代码进行功能验证之后,采用QuartusⅡ与Matlab进行联合仿真,其结果是一致的。该系统既有DSP器件实现的灵活性又有专用FFT芯片实现的高速数据吞吐能力,在数字信号处理领域有广泛应用。
我们是否能够提供一款其功能可满足客户所有独特设计要求的DSP内核。有时候内核会太大,太小或者不够快。有时,我们会开发一款能确切满足客户需求的内核,并迅速以CORE GeneratorTM商标推出。不过即便在这种情况下,客
用插值查找表实现FPGA的DSP功能
摘要:在火车车轮的振动式擦伤检测系统中,经常需要对振动信号进行频谱分析,为实现振动频谱信号的及时输出,在此根据FFT算法中的一种变形运算流图,提出一种基于FPGA的FFT流水线结构,总结了利用流水线结构实现这种
摘要:为了取代传统利用单片机驱动微型打印机,使用Altera公司的FPGA芯片EP3C225Q240C8N设计驱动打印机的硬件控制电路,并正确控制微型打印机的工作时序。软件使用硬件描述语言VHDL实现对微型打印机的时序控制,并通
在便携式数字卫星通信系统中,为了扩大传输容量和提高传输效率,满足同时传输几种业务的需求,通常采用时分复用的方法,将若干个低速数字码流按一定格式合并成一个高速数据码流,以便在一条信道中传输,使各个业务
基于FPGA的数字示波器
摘要:介绍了一种基于ARM平台、以太网和GPRS无线通信技术的智能家居远程监控系统,给出了系统的组成及工作原理,着重阐述了系统主要硬件和软件的设计。智能家居远程监控系统的核心是嵌入式Web服务器。通过该嵌入式We
摘要:FPGA可以通过串行接口进行配置。本文对传统的配置方法进行了研究,并从更新配置文件的方法入手,提出了利用处理机通过网络更新的方法,给出了一个用CPLD和Flash对FPGA进行配置的应用实例。 关键词:现场可编程
分析了扩频测距理论原理与优势,给出了一种基于FPGA的快速扩频测距模型。通过运用FFT IP Core计算收发序列间的互相关函数,可以实现快速捕获。仿真结果表明,该方法具有速度快、误差小、设计灵活、效率高的特点。
本文给出的视频采集和显示模块在设计时,选取分辨率为768×494像素的NTSC制式, 并选用输出像素为640×480的CCD摄像头; FPGA选取Altera CyclONeⅡ系列Ep2c35F672c36 (内含35000个逻辑单元); 主动串行配置
唐芯微电子(Infix-IP)Altera Stratix IV 530/820 FPGA单颗(MB3100-A5/8)和双颗(D-MB3100A)原型验证平台半年来在用户项目使用中,从性能、价格、稳定性来说已得到了用户的很高评价,当然,唐芯微人还是不失抓住每一次
云端应用对高频宽网路的需求日益殷切,为协助网路基础建设及资料中心相关设备制造商,克服耗电量、传输率、讯号完整性与可靠性等设计挑战,FPGA业者已推出新一代28奈米解决方案,加速云端运算应用与服务的创新。 现
基于FPGA的跳频通信频率合成器实现
非常明显由于IntellectureVentures(IV)智力风险而卷进的专利法律纠纷近期在专利市场中纷起。即便对于有些公司是第一次,由于近30,000个专利价值达10亿美元。追溯到10年之前由前Microsoft的首席技术执行官NathanMyhr
设计了一种基于FPGA的1024点16位FFT算法,采用了基4蝶形算法和流水线处理方式,提高了系统的处理速度,改善了系统的性能。提出了先进行前一级4点蝶形运算,再进行本级与旋转因子复乘运算的结构。合理地利用了硬件资源。对系统划分的各个模块使用Verilog HDL进行编码设计。对整个系统整合后的代码进行功能验证之后,采用QuartusⅡ与Matlab进行联合仿真,其结果是一致的。该系统既有DSP器件实现的灵活性又有专用FFT芯片实现的高速数据吞吐能力,在数字信号处理领域有广泛应用。
介绍一种基于FPGA的音乐流水灯控制器,采用硬件描述语言对其进行描述,分别实现乐曲的播放和同步流水灯的闪烁。并构建一个SOPC系统,集成LCD模块来显示实时音乐的音阶值和频率强度。最后在Altera公司的FPGA多媒体开发平台DE2上进行实现。
介绍了一种基于可编程逻辑器件FPGA和硬件描述语言VHDL的32位ALU的设计方法。该ALU采取层次化设计方法,由控制模块、逻辑模块、加减法模块、乘法模块和除法模块组成,能实现32位有符号数和无符号数的加减乘除运算,另外还能实现9种逻辑运算、6种移位运算以及高低字节内容互换。该ALU在QuartuslI软件环境下进行了功能仿真,通过验证表明,所设计的ALU完全正确,可供直接调用。
摘要:数字化语音存储与回放系统的作用是对语音进行录音和放音,并实现数字化控制。能够做到语音回放的方法有很多,本课题研究的是基于FPGA控制下的语音存储与回放系统。 关键词:语音录放;数模转换;模数转换;FP