合成孔径雷达成像算法中较为成熟和应用广泛的算法主要有距离-多普勒(R-D)算法和线性调频变标(CS)算法。R-D算法复杂度相对较低,运算比较简单,虽然其成像质量并不高,但是相比对稳定性、存储空间、功耗与实时性
随着雷达信号处理技术的不断发展以及现代国防对雷达技术的需求,系统对雷达信号处理的要求也越来越高,需要实时处理更加庞大的数据。先进的雷达信号处理设备不仅要求性能高、功能多样化,而且要求信号处理设备
随着雷达信号处理技术的不断发展以及现代国防对雷达技术的需求,系统对雷达信号处理的要求也越来越高,需要实时处理更加庞大的数据。先进的雷达信号处理设备不仅要求性能高、功能多样化,而且要求信号处理设备
引言 图像信息的获取和传输是图像处理系统的重要组成部分,直接影响图像处理系统的性能。图像信息的采集包括对图像数据、各种附带参数信息以及状态控制信号的采集,一般图像信号和状态参数信号以及控制信号是独立
脉冲宽度调制(PWM)是英文“Pluse Width Modulation”的缩写,简称脉宽调制。它是利用微处理器的数字输出来对模拟电路进行控制的一种非常有效的技术,根据相应的载荷的变化来调制晶体管栅极或基极的偏置,来实现开关
1.引言 为了提高传输速率,扩大通信容量,减少信道数量,通常把多路信号复用成一路信号进行传输。在多种复用方式中,时分复用是一种常用的方式。时分复用是多路信号按照时间间隔共享一路信道进行传输。复接是
Spansion公司宣布:其MirrorBit 闪存现已可作为经赛灵思(Xilinx)Spartan-6 FPGA系列验证的配置解决方案提供。Spansion提供了一个MirrorBit Multi-I/O闪存附加模块,它与赛灵思的Spartan-6评估和开发工具兼容,使得
Author(s): David Hakey - Medtronic, Inc. Patrick J. Ryan - Medtronic, Inc. Johnny Maynes - Medtronic, Inc. Industry: Electronics, Biotechnology Products: NI-VISA, LabVIEW, FPGA Module, PXI-7811R
引言 分频器在CPLD/FPGA设计中使用频率比较高,尽管目前大部分设计中采用芯片厂家集成的锁相环资源 ,但是对于要求奇数倍分频(如3、5等)、小数倍(如2.5、3.5等)分频、占空比50%的应用场合却往往不能满足要求。
引言 随着通信与广播电视业务的发展,无线电频谱迅速、大量的被占用,频道拥挤和相互间干扰日趋严重,为了能有效地利用无线电频谱,减少相互间的干扰,信号监测业务随之成为必要。调幅广播信号监测系统是用于实
基于DSP和FPGA的调幅广播信号监测系统
赛灵思公司宣布隆重推出EasyPath-6 FPGA,该产品为高性能 FPGA 进入量产器件提供了六周内即可实现的总成本最低、风险最小的的解决方案, 在所有FPGA降低成本解决方案中转入量产时间最快。新款 EasyPath FPGA 无最低订
基于FPGA的神经网络实现方法已成为实际实时应用神经网络的一种途径。本文就十多年来基于FPGA的ANN实现作一个系统的总结,例举关键的技术问题,给出详细的数据分析,引用相关的最新研究成果,对不同的实现方法和思想进行讨论分析,并说明存在的问题以及改善方法,强调神经网络FPGA实现的发展方向和潜力及提出自己的想法。另外,还指出基于FPGA实现神经网络存在的瓶颈制约,最后对今后的研究趋势作出估计。
IC设计基础(流程、工艺、版图、器件)1、我们公司的产品是集成电路,请描述一下你对集成电路的认识,列举一些与集成电路相关的内容(如讲清楚模拟、数字、双极型、CMOS、MCU、RISC、CISC、DSP、ASIC、FPGA等的概念)
赛灵思公司宣布隆重推出EasyPath-6 FPGA,该产品为高性能 FPGA 进入量产器件提供了六周内即可实现的总成本最低、风险最小的的解决方案, 在所有FPGA降低成本解决方案中转入量产时间最快。新款 EasyPath FPGA 无最低订
为实现目标识别与跟踪的应用目的,在基于TMS320DM642的FIFO基础上扩展存储空间,提出一种基于FPGA实现SDRAM控制器的方法。分析所用SDRAM的特点和工作原理,介绍FPGA中SDRAM控制器的组成和工作流程,给出应用中读SDRAM的时序图。FPGA采用模块化设计,增强SDRAM控制器的通用性,更方便地满足实际需求。
在进行图像采集过程中,重点需要解决采集系统的实时性问题。而这里选用的多线阵CCD拼接图像的采集方法势必导致在低级算法阶段会产生极大的数据流,应用一个高速的嵌入式处理模块则能很好地完成图像处理的低级算法部分。在此分析了玻璃缺陷采集处理系统的工作过程,对系统内存控制做了详细的描述,并在FPGA内实现了图像的低级处理,从而使计算机从低级处理的大量数据中解脱出来。
设计基于AD7543和FPGA的数/模转换电路,介绍AD7543的主要特点、封装形式、引脚功能和工作原理,设计基于AD7543转换芯片的具体的数/模转换硬件电路,利用Verilog HDL语言描述AD7543的控制时序,并给出具体的Veril-og HDL代码及其仿真结果。实践结果表明,该设计可行,可取代传统的“CPU+专用的数/模转换(D/A)芯片”设计结构,可进一步提高系统的可靠性和抗干扰能力。
该设计利用FPGA的嵌入式软核NiosⅡ处理器,通过嵌入式操作系统μC/OS-Ⅱ,实现了在FPGA内的自相关计算器;利用FPGA强大的并行运算功能和自带存储器实现的“乒乓”RAM,通过软核NiosⅡ输出控制字实时切换调用两个“乒乓”RAM的存储和读取功能,使之同时完成对采集数据的缓冲存储和向乘法器提供计算数据的功能,使芯片的整个数字处理链路连续化。另外,采用多比特进行自相关运算较之于现在天文台使用的1 b量化自相关器,能有效地提高SNR退化比。