【摘 要】介绍利用MAX+PLUSⅡ软件对Altera公司的CPLD进行图形设计、编译以及在系统编程的基本方法和步骤。 【关键词】MAX+PLUSⅡ软件,CPLD,在线编程1 引 言Altera公司是世界三大CPLD/FPGA厂家之一,它的器件能达
使用火牛开发板自带的程序验证ADC的功能,怎么调试打印出来的ADC的值都是0,查看了ADC和DMA寄存器的设置也没什么问题,修改了ADC的采用速率也不行后来从网上下到一个例子,down进去跑,竟然是正常的,比
给黑白显像管(简称显像管)的灯丝加上额定的工作电压(一般12V),其他管脚空着不加电压。万用表拨到R×1k挡,红表笔接阴极,黑表笔接栅极,测量显像管阴极与栅极之间的电阻值。 如果阻值小
摘 要:介绍一种基于MPEG-4的视频压缩编码卡。该板卡为4路的编码PCI卡,将采集到的模拟视频图像以MPEG4的方式进行压缩处理。使用标准PCI2.2的规范,完成有CPU控制板与编码PCI卡之间的通信,使CPU控制板通过一块桥芯
发现一种MSP430的精确延时方法,经测试,确实狠精确。最低可以精确到1/OSC,例如:如果采用8MHz的晶体,那么最小延时就是125ns,已经利用示波器通过验证。具体做法如下:先做如下预定义:#define CPU_F
摘 要:超声相控阵发射波束形成中的关键环节是对各阵元的发射相位延时进行精确控制,以得到灵活可控、指向性良好、焦点尺寸细小的聚焦声束,从而获得被检物体的清晰成像。本文研制了基于复杂可编逻辑程器件(CPLD)和
MSP430的时钟问题一直是模模糊糊,老是忘记,于是决定写下此文帮助记忆,以下内容均参考网络资料,仅供参考。(MSP430X1XX系列) 该MSP430系列单片机时钟源有3种,分别为: 1.LFXT1CLK:低频/高频时钟
当前对于各种加密算法.除了有针对性的破解算法,最基本的思想就是穷举密钥进行匹配,通常称为暴力破解算法。由于暴力破解算法包含密钥个数较多,遍历的时间超过实际可接受的范围。如果计算速度提高到足够快。这种遍
注意: __delay_cycles(x),x必须是常量或则是常量表达式,如果是变量则编译报错!在用单片机的时候常常会用到延时函数,430也不例外,常见的形式有:void delay(unsigned int ms){unsigned int i,j;for
引言 当前嵌入式系统技术已得到了广泛应用,但传统嵌入式系统的人机接口多采用小键盘操作的文本菜单方式,用户操作较为不便。本设计利用FPGA实现对PS/2接口鼠标的控制,是在以VGA作为输出设备的单片机系统上初步实现
1、编写子程序DelayMS,实现延时x毫秒的功能,x由w寄存器中的值设定。;**************DelayMS**************DelayMS ; 延时x毫秒,x由变量w寄存器设定 movwf L1 ;Loop1