英特尔在全球行动通讯大会(MWC)宣布多项行动方案,及支援智慧型多重通讯架构策略,包括针对智慧型手机及平板电脑市场,开始供应以Atom为处理器核心的32奈米Medfield晶片样本。另外,英特尔日前完成合并英飞凌无线晶片
摘 要:研究了门控时钟技术在130 nm工艺、基于高阈值标准单元库下的低功耗物理实现方法。详细阐述了多级门控时钟技术的作用机制和参数的设置方法,给出了基于门控时钟的后端实现流程,着重分析了插入门控时钟对时钟
1.概述 近年来,以电池作为电源的电子产品得到广泛使用,设计师迫切要求采用低电压的模拟电路来降低功耗。低电压、低功耗、低噪声的模拟电路设计技术正成为研究的热点。从节约能源角度考虑,低的功率消耗不仅是
1 数字前端 该低功耗数字接收机主要是针对语音信号的,要处理的信号都是窄带的。对数字前端中的混频器送出的模拟窄带中频信号进行采样,产生数字窄带中频信号。对该信号进行解调之前,先将频谱搬至零中频处,再进
通过对现有编码算法的改进,提出一种新的编码算法,它降低功耗的方法是通过减少部分积的数量来实现的。因为乘法器的运算主要是部分积的相加,因此,减少部分积的数量可以降低乘法器中加法器的数量,从而实现功耗的减低。在部分积的累加过程中.又对用到的传统全加器和半加器进行了必要的改进,避免了CMOS输入信号不必要的翻转,从而降低了乘法器的动态功耗。通过在Altera公司的FPGA芯片EP2CTOF896C中进行功耗测试,给出了测试结果,并与现有的两种编码算法进行了比较。功耗分别降低3.5%和8.4%。
该低功耗数字接收机主要是针对语音信号的,要处理的信号都是窄带的。对数字前端中的混频器送出的模拟窄带中频信号进行采样,产生数字窄带中频信号。
通过对现有编码算法的改进,提出一种新的编码算法,它降低功耗的方法是通过减少部分积的数量来实现的。因为乘法器的运算主要是部分积的相加,因此,减少部分积的数量可以降低乘法器中加法器的数量,从而实现功耗的减低。在部分积的累加过程中.又对用到的传统全加器和半加器进行了必要的改进,避免了CMOS输入信号不必要的翻转,从而降低了乘法器的动态功耗。通过在Altera公司的FPGA芯片EP2CTOF896C中进行功耗测试,给出了测试结果,并与现有的两种编码算法进行了比较。功耗分别降低3.5%和8.4%。
上周举行的Common Platform 2011技术大会上,IBM领衔的通用技术联盟各自介绍了其半导体制造工艺的最新进展,蓝色巨人自己更是拿出了全世界第一块采用20nm工艺的晶圆。 全世界第一块20nm晶圆 据介绍,这块晶
微捷码(Magma®)设计自动化有限公司日前宣布,一款经过验证的支持Common Platform™联盟32/28纳米低功耗工艺技术的层次化RTL-to-GDSII参考流程正式面市。这款参考流程利用了Talus® IC实现系统独特的功
Analog Devices, Inc. (ADI),全球领先的高性能信号处理解决方案供应商,最近推出两款业界最小、最薄的低功耗发送器 ADV7525 和 ADV7526,两款器件均支持HDMI®(高清多媒体接口)1.4版规范,可实现 3D 显示分辨率
展讯通信有限公司 (Spreadtrum Communications, Inc., 以下简称“展讯”),作为中国领先的 2G 和 3G 无线通信终端的核心芯片供应商之一,日前携手中国半导体行业协会、青岛海信通信有限公司、华为终端有限公司、沈阳
1月19日消息(李明)在今天举行的“展讯全球首款40纳米低功耗商用TD-HSPA/TD-SCDMA多模通信芯片报告会”上,工信部副部长杨学山表示,希望展讯加快先进TD-SCDMA多模手机芯片的步伐,抢占市场先机,不断增
中国上海-展讯通信有限公司 (Spreadtrum Communications, Inc. 以下简称“展讯”,纳斯达克证券交易所代码:SPRD),作为中国领先的2G 和3G 无线通信终端的核心芯片供应商之一,今日宣布其将于2011年1月19日在北京人民
摘要: 为了探讨嵌入式系统的低功耗技术降低嵌入式系统的功率消耗, 文中从硬件和软件两个方面对嵌入式系统设计的低功耗问题进行了分析和研究。 0 引言 随着科学的发展和微电子技术的不断创新,嵌入式系统的应
嵌入式系统设计中的低功耗技术
近期有消息称,微软计划在CES2011上首次展示下一代操作系统,同时还将宣布对ARM架构的支持,这也使得ARM这家小巨人公司又一次浮上了台前。很多人可能对ARM公司不太了解,实际上,这家发轫于剑桥大学的英国公司确实规