动态功耗

关注4人关注
我要报错
  • 动态功耗优化实战:建立电压-频率对应表与验证DVFS策略

    在嵌入式系统和高性能计算领域,动态功耗管理(Dynamic Power Management, DPM)已成为提升能效的关键技术之一。其中,动态电压频率调节(Dynamic Voltage and Frequency Scaling, DVFS)作为DPM的核心策略,通过动态调整处理器的电压和频率,以适应不同的工作负载,从而在保证性能的同时最大限度地降低功耗。本文将探讨在采用电源管理单元(Power Management Unit, PMU)实施DVFS方案时,如何建立不同工作模式下的电压-频率对应表,并讨论当出现偶发性运算超时故障时,如何验证是否是DVFS策略导致的时序违例。

  • 固态继电器的动态功耗和设计考量

    1.0 介绍 对于低电压信号或低功率切换应用,具备MOSFET输出的光学隔离固态继电器(SSR, Solid State Relay)可以比传统机电式继电器(EMR, Electro-Mechanical Relay)带来

  • FinFET对动态功耗的影响

    现在主要的代工厂都在生产FinFET晶体管,这些FinFET以创纪录的速度实现了从设计到现货产品的转变。FinFET的发展普及一直都比较稳定,因为与平面器件相比,它们可以提供更低的功耗、更高的性能和更小的面积。这使得FinFET对智能手机、平板电脑及要求长电池寿命和高性能的其他产品来说极具吸引力。

  • 如何降低MIPS CPU 50%的动态功耗

    设计CPU需要很多技巧和努力。拿到一个CPU设计并降低其50%的动态功耗需要一系列特殊的技巧,这也是CPU设计人员漫长职业生涯的要取得的技能之一。在成功推出第一款PowerVR Rouge GPU的DOK后,Imagination和Synopsys展

  • FPGA设计中功耗的分析与仿真

    FPGA的应用越来越广泛,随着制造工艺水平的不断提升,越来越高的器件密度以及性能使得功耗因数在FPGA设计中越来越重要。器件中元件模块的种类和数量对FPGA设计中功耗的动态范围影响较大,对FPGA的电源功耗进行了分析