摘 要:为了测量双极化天线隔离度,使用通用设备进行了双极化信号的接收场强测试,而这套设备昂贵,测试较为复杂,因 此提出了一套较简洁的方案。该方案采用一套系统整体硬件设计方案和可编程门阵列(FPGA)软件设计方案。采用双极化天 线作为接收天线,经模拟接收机转换为中频信号,送至双极化信号采集板,由FPGA接收AD采样的数据进行处理并且保存至 SDRAM,信号采集板主要设计信号调衰减电路,高速AD9226电路,电源电路等。由于方案体积小,成本低廉,测试精确,因此有 研究的必要性。
zynq 和fpga区别_【干货分享】ZYNQ常用外设设计
9月22日,证监会发布消息称,按法定程序同意了上海安路信息科技股份有限公司(以下简称“安路科技”或“公司”)科创板首次公开发行股票注册,安路科技即将登陆资本市场成为A股首家专注于FPGA业务的上市公司。招股说明书显示,安路科技是国内领先的半导体和集成电路设计企业之一,主营业务为F...
基于FPGAD的ad7124代码编写
从深度嵌入式系统到超大规模数据中心部署,人工智能(AI)和机器学习(ML)技术正在为其中迅速扩展的一系列的产品和应用提供支持。尽管支持这些应用的硬件设计存在很大程度的差异,但都需要硬件加速。
FPGA开发使用的是硬件描述语言(HardwareDescriptionLanguage,HDL)或者是寄存器传输级语言(RegisterTransferLanguage,RTL),它是用来描述数字电路功能和行为的语言,可以在寄存传输级、行为级、逻辑门级等描述电路。学习FPGA编...
由于边缘计算应用需要综合考虑性能与低功耗,因此带动了开发人员将现场可编程门阵列(FPGA)用作高能效加速器的需求,这种做法还能够提供灵活性和加快上市时间。然而,大部分边缘计算、计算机视觉和工业控制算法都是由开发人员使用C语言原生开发的,而他们对底层FPGA硬件知之甚少或一无所知。...
摘 要:为了更好地实现物联网或工业控制领域中传感器网络设备的远程监控功能,本文设计了一种基于FPGA的嵌入式网关系统的随机方法。该设计通过构建可编程片上系统 (SOPC),并利用Nios II嵌入式系统通过串口通信来实现对多个ZigBee网络的数据采集,同时结合以太网通信实现数据传输和上位机实时监控功能。整个系统在DE2-115开发板[1]上实现并通过验证,实验结果满足设计要求,并具有较好的灵活性、可配置性和应用前景。
摘要:随着电子技术的不断进步,一些原本只能安装在较大平台的通信设备通过小型化、低功耗设计已经能够加装在较小的平台上,而通信设备的加装会使这些平台的信息化程度大幅提升,从而适应更多的应用场合。为了实现通信设备的小型化和低功耗,文章给出了通信信号处理器的小型化和低功耗设计方法。
双方的合作将加快基于Speedster7t FPGA和Speedcore eFPGA IP的解决方案的开发
本课件来自专栏课程:《视频课程|雷达反干扰设计》,需要查看视频讲解,并且下载本文课件、程序、和参考资料的请到文末查看详情。每周更新一节视频课,每课约50分钟。本课程有专属的微信交流群,订阅专栏后即可联系小编(Zang_lxl)邀请加入,和更多的同学们一起交流学习,并不定时有相关资...
摘要:IEEE1394串行总线以其高速实时性的特点和灵活可配置的拓扑结构为提高系统,性能提供了一种有效的途径。文中介绍了IEEEStd1394b总线系统的功能和特点,并以FPGA和DSP为控制核心设计了1394b双向数据总线传输系统,最后阐述了系统的硬件设计、工作流程以及总线的配置过程。
新工具套件增强了PolarFire FPGA在边缘计算系统中进行硬件加速的用途
摘要:给出了一种基于FPGA的生命探测信号处理系统的设计方法。从理论上研究了生命探测仪的算法及其软硬件系统。其中在FPGA软件设计中利用模块化的思想方法分别设计了FIR滤波器、异步FIFO、UART、电池监控、功能控制等功能模块。最后完成人体特征信号和体动信号的分析与提取,实现了非接触情况下生命探测与发现。相对于传统的生命探测仪,该设备具有体积小,功耗低,操作简单,携带方便等优点,特别适用于野外和战场生命探测等应用场合。
摘要:针对MPEG4格式压缩的视频数据,给出了采用NANDFLASH为存储介质,以FPGA为存储阵列的控制器,并用DSP作为数据处理的核心单元,来完成大容量视频数据存储的系统设计方法,同时对坏块的检测处理等关键问题提出了解决方案。
摘要:给出了使用verilogHDL语言对锁相环进行基于FPGA的全数字系统设计,以及对其性能进行分析和计算机仿真的具体方法。该方法采用综合仿真工具QuartusU8.0来对数字锁相环进行输入设计、功能时序仿真及器件编程。仿真结果表明:该方法可通过在传统数字锁相环基本结构的基础上增加自动变模控制模块来有效解决缩短捕捉时间和减小同步误差之间的矛盾。
摘 要:针对Altera SoC FPGA平台的Linux环境下ARM核与FPGA逻辑之间的数据交换问题,提出了一种简单有效的异步接口实现方案。该方案在轻量级总线桥上挂载Avalon 三态控制器,并通过Linux应用程序读写控制器对应的地址,从而实现ARM核与FPGA逻辑间数据的异步交换。实验结果表明,该方案能够稳定、正确、快速地读写数据,可达到预期目标。
摘要:VerilogHDL硬件描述语言是在用途最广泛的C语言的基础上发展起来的一种硬件描述语言,具有灵活性高、易学易用等特点。VerilogHDL可以在较短的时间内学习和掌握,FPGA的VeilogHDL基础语法总结,看完这些,FPGA的基本语法应该就没啥问题了!一、基础知识1、...
这是一个视频课程,每个目录序号包含3节课程,共10*3=30节视频课程,平均每节课40多分钟。目前已经全部更新完成,适合你对雷达基础知识的软硬件进行一个较为系统的学习。本课程前期是基础理论的讲解,后期是结合经验和项目实践提炼的主要内容,围绕抗干扰和工程实现进行原理阐述,省去了复杂...
这是一个视频课程,每个目录序号包含3节课程,共10*3=30节视频课程,平均每节课40多分钟。目前已经全部更新完成,适合你对雷达基础知识的软硬件进行一个较为系统的学习。本课程前期是基础理论的讲解,后期是结合经验和项目实践提炼的主要内容,围绕抗干扰和工程实现进行原理阐述,省去了复杂...