当前位置:首页 > 消费电子 > 消费电子
[导读]Altium Designer 提供了唯一一款统一的应用方案,其综合电子产品一体化开发所需的所有必须技术和功能。Altium Designer 在单一设计环境中集成板级和FPGA系统设计

Altium Designer 提供了唯一一款统一的应用方案,其综合电子产品一体化开发所需的所有必须技术和功能。Altium Designer 在单一设计环境中集成板级和FPGA系统设计、基于FPGA和分立处理器的嵌入式软件开发以及PCB版图设计、编辑和制造。并集成了现代设计数据管理功能,使得Altium Designer成为电子产品开发的完整解决方案-一个既满足当前,也满足未来开发需求的解决方案。

和审批制度、实时供应链管理等更多的新功能!Release 10 将继续保持不断插入新的功能和技术的过程,使得您可以更方便轻松地创建您的下一代电子产品设计。 Altium 的统一的设计架构以将硬件,软件和可编程硬件等等集成到一个单一的应用程序中而闻名。

它可让您在一个项目内,甚或是整个团队里自由地探索和开发新的设计创意和设计思想,团队中的每个人都拥有对于整个设计过程的统一的设计视图。Altium Designer 10 提供了一个强大的高集成度的板级设计发布过程,它可以验证并将您的设计和制造数据进行打包,这些操作只需一键完成,从而避免了人为交互中可能出现的错误。发布管理系统简化规范了发布您的设计项目的流程,或者更具体地说,是那些项目中定义的配置, 直观,简洁而且稳定。更重要的是,该系统可以被直接链接到您的后台版本控制系统。

新增的强大的预发布验证手段的组合 - 用以确保所有包含在发布中的设计文件都是当前的,与存储在您的版本控制系统中的相应的文件“主人”保持同步的文件,并且通过了所有特定的规则检查(ERC, DRC, 等等) – 从而您可以在更高层面上控制发布管理,并可保证卓越的发布质量。

提供了将设计数据管理置于设计流程核心地位的全新桌面平台

● 提供了新的维度,以供器件数据的搜寻和管理,确保输出到制造厂的设计数据具有准确性和可重复性

● 为设计环境提供供应链信息的智能链接,确保对元器件的使用有更好的选择

● 提供了涵盖整个设计与生产生命周期的器件数据管理方案,而结构性的输出流程更是确保了输出信息的完整性R10 系列的增强功能包括:输出Output Job编辑器、内电层分割加速改善、弹出式的多边形铺铜管理器、AtmelQTouch支持、自定制的笛卡尔直角和极坐标栅格、Aldec HDL 仿真功能、实现比使用指针更多的GUI增强,以及随着Altium Designer10临近发布日前,我们将构建其中的更多酷炫功能。而且,其平台稳定性也得到了增强。

前面已经完成了所有的元件封装设计和布局工作,接下来就是PCB设计里面最费时的事情----布线。PCB布线实际上就是把原理图的设计,用物理方式实现实体上的连接。PCB布线有单面板、双面板(2层)、多层板(>=4层),层数越多设计要求越高,功能越复杂。需要考虑的因素越多,通常能够完成6层以上的布线都是很厉害的LAYOUT 工程师。

我们这板子比较简单,采用双面布线,布线规则只要按照以下就可以了:

1、电源线(VCC/VDD)宽尽量粗,一般0.3-0.5mm,也有1mm的,看板大小和实际情况;

2、信号线宽0.15-0.25mm,通常取0.2mm;

3、过孔(Via)取0.8(盘),0.5(孔);

4、线间隙0.15-0.25mm,取0.2mm;

5、布线转角走圆弧或斜角,不要直接转弯;

6、顶层(TOPLAYER)布线和底层(BOTTOM LAYAER)布线尽量呈正交(一面水平布线,另一面垂直布线);

7、排针孔取0.9mm,盘取1.6mm(AD10自带的尺寸与实物比较略偏小);

8、元件之间的距离0.5-1mm,0603封装以下的焊盘内不要布线;

9、走线距离板边>=0.5mm,距离定位孔、开槽>1.0mm;

10、布线整体既要满足电性能要求,又要保持美观。

我们打开“TEST1.Pcbprj”工程文件,进入到PCB编辑界面。现在我们看到的是完成元件布局和显示网络飞线的PCB界面。在布线前,我们需要进行规则设置,参考上述。选主菜单“Design”->"Rules",如下图

图中红色圆圈标记的是需要设定的(其它项大家可自行研究),第一个是设定线与线、线与过孔、线与元件的距离,我们选中它,把默认的0.254改成0.2mm;第2个是设定线宽,在设定线宽这个菜单里面可以对单个网络(NET)设定不同宽度,这里我们统一设定为0.2mm;第3个是设定过孔,我们设定过孔尺寸为0.8/0.5mm。完成这3个基本设置后,可以开始进行布线。在布线过程中不符合规则的走线将不会布线或显示带“X”标记。

首先体验一下AD10强大的自动布线功能,选择主菜单“Auto Route” ->"All“,按提示完成操作,开始自动布线,可以看到很快完成了所有网络的布线工作。但是这个布线看起来很乱,一点儿也不美观,也不是很合理。所以自动布线只能给我们参考下布局是否合理,元件疏密度,基本规则等情况。最终要完成一款漂亮的PCB板,人工布线和调整是必须的。这个过程需要不断的练习,才能达成。我们选择主菜单“Tools”->"Un-Route",刚完成的布线会恢复到飞线状态。注意在顶层布线时,需选择顶层(Toplayer),底层布线需要选择底层(Bottme layer)。按“P”->"T"键,拖动鼠标就可以在相应的层开始布线。注意只有相同的网络(NET)才能形成电气连接,不同的网络是不允许连接的。如果需要从顶层用过孔换的底层布线时,可以按小键盘上的"*"实现顶层和底层的转换,反之亦然。

采用Output Job 文件来定义和存储AlTIum Designer任一项目所需要和关联的文档是一个高效且强大的功能。随着Output Job 文件可以支持的输出类型越来越多样化(在AD10中添加了封装比较报告、STEP文件导出和3D 视频创建),或是您公司对归档要求进一步提高,输出容量器的需求也将越来越大。目前,Output Job 文件编辑器本身每次只能使用一个输出容器来输出内容。因此,您可能需要多次操作鼠标才能生成全部的文件包。

为将设计发布到生产过程,AD10引进了一个新的设计数据管理方法。此方法旨在通过利用AlTIum的版本控制集合和新数据保险库技术来提供一种自动化、高集成的设计发布系统。而那些没有使用版本控制和数据保险库的客户仍然可以使用原来所提供的半自动化操作。此自动化操作可以批量处理一个或多个Output Job 文件,过程大致简列为下:

AD10功能特色

1、AD10提供了将设计数据管理置于设计流程核心地位的全新桌面平台;

2、提供了新的维度,以供器件数据的搜寻和管理,确保输出到制造厂的设计数据具有准确性和可重复性国

3、为设计环境提供供应链信息的智能链接,确保对元器件的使用有更好的选择;

4、提供了涵盖整个设计与生产生命周期的器件数据管理方案,而结构性的输出流程更是确保了输出信息的完整性。

声明:该篇文章为本站原创,未经授权不予转载,侵权必究。
换一批
延伸阅读

近日举办的GTC大会把人工智能/机器学习(AI/ML)领域中的算力比拼又带到了一个新的高度,这不只是说明了通用图形处理器(GPGPU)时代的来临,而是包括GPU、FPGA和NPU等一众数据处理加速器时代的来临,就像GPU...

关键字: FPGA AI 图形处理器

当我们提到成本优化型FPGA,往往与简化逻辑资源、有限I/O和较低制造工艺联系在一起。诚然,在成本受限的系统设计中,对于价格、功耗和尺寸的要求更为敏感;但随着一系列创新应用的发展、随着边缘AI的深化,成本优化型FPGA也...

关键字: AMD FPGA Spartan 边缘计算

全球领先的高性能现场可编程门阵列(FPGA)和嵌入式FPGA(eFPGA)半导体知识产权(IP)提供商Achronix Semiconductor公司宣布,该公司参加了由私募股权和风险投资公司Baird Capital举...

关键字: FPGA 智能汽车 eFPGA

全新 FPGA 能为嵌入式视觉、医疗、工业互联、机器人与视频应用提供高数量 I/O、功率效率以及卓越的安全功能

关键字: FPGA 嵌入式视觉 机器人

Altera致力于为客户提供端到端的FPGA、易于使用的AI、软件和弹性供应链。

关键字: FPGA AI

在半导体领域,大部分对于AI的关注都集中在GPU或专用AI加速器芯片(如NPU和TPU)上。但事实证明,有相当多的组件可以直接影响甚至运行AI工作负载。FPGA就是其中之一。

关键字: FPGA AI 半导体

半导体产品老化是一个自然现象,在电子应用中,基于环境、自然等因素,半导体在经过一段时间连续工作之后,其功能会逐渐丧失,这被称为功能失效。半导体功能失效主要包括:腐蚀、载流子注入、电迁移等。其中,电迁移引发的失效机理最为突...

关键字: 半导体 电迁移 FPGA

这款较低成本的开发平台可帮助学生、初学者和经验丰富的设计人员采用新兴技术

关键字: RISC-V FPGA 嵌入式

进一步扩展旗下IEEE®-1588主时钟产品组合,可实现小于1纳秒的精确时间精度

关键字: 主时钟 数字合成器 FPGA

中国上海——2024年1月22日——莱迪思半导体(NASDAQ:LSCC),低功耗可编程器件的领先供应商,今日宣布莱迪思的中端FPGA系列莱迪思Avant-E™ FPGA荣获国际科技创新节(STIF)“年度产品创新奖”,...

关键字: 可编程器件 FPGA AI
关闭