本文提出了一种基于DSP+FPGA的嵌入式便携数字存储示波表的设计方案,充分利用微控制器技术和ASIC技术实现了嵌入式实时处理,很好地达到了体积小、重量轻、功能强、可靠性高的要求。
在通信网络系统中,流量管理的核心是缓存管理、队列管理和调度程序。本文结合使用FPGA及IP Core阐述缓存管理的结构、工作原理及设计方法。
本文提出了一种基于DSP+FPGA的嵌入式便携数字存储示波表的设计方案,充分利用微控制器技术和ASIC技术实现了嵌入式实时处理,很好地达到了体积小、重量轻、功能强、可靠性高的要求。
本文就单片机与CPLD/FPGA的接口方式作一简单介绍,希望对从事单片机和CPLD/FPGA研发的朋友能有所启发。
RF Engines公司的ChannelCore64使设计者能够用一个可对FPGA编程的IP核来替代多达16个DDC(直接下变频器)ASIC,可显著减少PCB面积,降低功耗而且增加灵活性。
本文采用DSP+FPGA的方案,由硬件控制A/D转换和数据存储,最大限度地提高系统的信号采集和处理能力。
本文采用DSP+FPGA的方案,由硬件控制A/D转换和数据存储,最大限度地提高系统的信号采集和处理能力。
本文介绍了一种基于FPGA的线阵CCD数据采集系统的实现方法。
本文介绍了一种基于FPGA的线阵CCD数据采集系统的实现方法。
基于FPGA的线阵CCD数据采集系统
Altera公司推出新的低成本Cyclone® II FPGA启动套件,进一步简化了FPGA设计。
CY7C68013和FPGA的数据通信中,采用基本的Ports接口模式,利用自动指针方法,通过数字示波器的观察,完成1KB的传送,大约需要750μs。
本方案采用FPGA和集成器件来实现IJF编码和IJF-OQPSK调制具有高度集成化、配置灵活、性能稳定、易于实现的特点,由于IJF编码有很多性能更好的变形,只需在此基础修改ROM中的波形系数即可进一步实现多种IJF编码方案。
Altera 推出Cyclone II FPGA启动套件
QuickLogic 公司近日宣布,该公司的PolarPro QL1P300和QL1P200在功耗领域实现了新的突破。这两款配备了嵌入式SRAM的分别为30万门和20万门的器件已于2006年6月开始供货,目前样品已经过充分验证,开始批量生产。
赛灵思公司(Xilinx)今天宣布推出Virtex™-5 LXT现场可编程门阵列(FPGA)器件的第一批产品。
Actel已针对MicroTCA规格在发展蓝图中定出5个参考设计,包括:功率模块、先进夹层卡 (AMC)、冷却模块、MicroTCA承载板汇集器 (MCH) 和电源。
本方案以FPGA为控制核心实现了对字符点阵液晶的控制。
本次设计采用了性价比较高的数字信号处理芯片TMS320VC5509作为语音识别处理器,具有较快的处理速度,使机器人在脱机状态下,独立完成复杂的语音信号处理和动作指令控制。
本次设计采用了性价比较高的数字信号处理芯片TMS320VC5509作为语音识别处理器,具有较快的处理速度,使机器人在脱机状态下,独立完成复杂的语音信号处理和动作指令控制。