Kalman滤波理论在20世纪60年代一经提出,便得到了军事、控制、通信等领域的极广泛的应用。它可以实现随机干扰下的线性动态系统的最优估计,目前Kalman滤波器的实现方式主要有两种,一是在PC机上实现,可以同时满足计
摘要: SPI 总线是一个同步串行接口的数据总线,具有全双工、信号线少、协议简单、传输速度快等特点。介绍了SPI 总线的结构和工作原理,对4 种工作模式的异同进行了比较,并着重分析了SPI 总线的工作时序。利用Veril
摘要:介绍了一种基于FPGA技术的红外视频采集系统组成架构,给出了各功能模块的实现方法,包括主要的HDL代码、SignaltapII波形以及QuartusII顶层原理,并制作电路板进行调试,最终的红外图像通过VGA实时显示。结果表
随着社会的发展和信息时代对各类信息快速发布的需要, 许多政府部门和企事业单位从提高自身形象和信息规范化管理考虑, 广泛采用LED 电子显示屏显示产品, 此类多媒体显示系统通过一定的控制方式,用于显示文字、图形
历经八年的准备,AchronixSemiconductorCorp.已经名列英特尔(Intel)的22nmFinFET元件制程客户名单中,并打算在2014年公开上市。2010年,Achronix决定将在台积电(TSMC)的代工业务转移到在从未涉足代工领域的英特尔,当
摘要:采用FPGA实现四阶IIR数字滤波器,通过两个二阶节级联构成数字椭圆低通滤波器。通带内波纹小于0.1dB,阻带衰减大于32dB。 常用的数字滤波器有FIR数字滤波器和IIR数字滤波器。FIR数字滤波器具有精确
在现代电子系统设计中,由于可编程逻辑器件的卓越性能、灵活方便的可升级特性,而得到了广泛的应用。由于大规模高密度可编程逻辑器件多采用SRAM工艺,要求每次上电,对FPGA器件进行重配置,这就使得可以通过监视配置
21ic讯 新思科技公司(Synopsys, Inc.)日前宣布:为其HAPS®基于FPGA原型系统的用户推出新版的Deep Trace Debug深度追踪纠错软件。借助HAPS Deep Trace Debug,原型工程师可利用比传统FPGA片上逻辑纠错器所用的存
历经八年的准备,AchronixSemiconductorCorp.已经名列英特尔(Intel)的22nmFinFET元件制程客户名单中,并打算在2014年公开上市。2010年,Achronix决定将在台积电(TSMC)的代工业务转移到在从未涉足代工领域的英特尔,当
摘要:IEEE 1394串行总线以其高速实时性的特点和灵活可配置的拓扑结构为提高系统性能提供了一种有效的途径。文中介绍了IEEE Std 1394b总线系统的功能和特点,并以FPGA和DSP为控制核心设计了1394b双向数据总线传输系统
摘要:给出了一种基于FPGA的生命探测信号处理系统的设计方法。从理论上研究了生命探测仪的算法及其软硬件系统。其中在FPGA软件设计中利用模块化的思想方法分别设计了FIR滤波器、异步FIFO、UART、电池监控、功能控制等
摘要:高速异步串行总线在现代通信设备中应用越来越广,文中介绍了一种基于FPGA的高速异步串行总线设计,详细描述了硬件设计和总线协议的实现方法。在现代通信系统的应用中有较高的实用价值。 关键词:异步串口;FP
摘要:针对目前不同类型FPGA要求的位元电路不一致现象,提出了一种通用的FPGA位元电路,该位元电路不仅适用于任意结构的反熔丝/熔丝FPGA,还可以单独的存储1和0,对反熔丝/熔丝熔通后的电阻特性也没有具体要求。
历经八年的准备, Achronix Semiconductor Corp. 已经名列英特尔(Intel)的 22nm FinFET 元件制程客户名单中,并打算在2014年公开上市。 2010年, Achronix 决定将在台积电(TSMC)的代工业务转移到在从未涉足代工领域
历经八年的准备, Achronix Semiconductor Corp.已经名列英特尔(Intel)的22nmFinFET元件制程客户名单中,并打算在2014年公开上市。2010年, Achronix决定将在台积电(TSMC)的代工业务转移到在从未涉足代工领域的英特尔
随着社会的发展和信息时代对各类信息快速发布的需要, 许多政府部门和企事业单位从提高自身形象和信息规范化管理考虑, 广泛采用LED 电子显示屏显示产品, 此类多媒体显示系统通过一定的控制方式,用于显示文字、图形
浅淡Freeze技术的低功耗设计
本文基于DSP Builder的VGA接口设计方法,对VGA接口时序和系统设计需求进行了介绍,并在硬件平台下实现一维与二维信号的显示。 VGA接口标准 VGA显像原理 显示器通过光栅扫描的方式,电子束在显示屏幕上
基于FPGA及DSP Builder的VGA接口时序和系统设计
基于FPGA及DSP Builder的VGA接口时序和系统设计